word格式文档
课程编号:ELC06011北京理工大学20102011学年第二学期
2009级数字电子技术基础B期末试题A卷
注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。
班级
学号
姓名
成绩
一、(20分)填空
1.在如下门电路中,哪些输出端能够直接互连bcde
。若输出端不
能互连,为什么?输出都呈现低阻抗,如果相连,如果一个门工作在高电
平,一个门工作在低电平,会使两个门内部形成过电流而损坏器件67
a)普通TTL门电路;b)普通CMOS门电路;c)OC门;d)三态输
出门;e)OD门。
2.一个4位DA转换器的分辨率为1151(2
1),若参考电压
VREF6V,当输入码为0110时,输出电压为V。
616804121102
3.存储容量为2K×8位的随机存储器,地址线为11(2的几次方就是十几
根)根,数据线为8根;若用1K×4位的RAM来实现上述存储容量,
需要4
片。
4.AD转换器一般需要经过采样、保持、量化、编码4个过程。
5.单稳态触发器输出脉冲的频率取决于
,输出脉冲的宽度取决于
。
6.施密特触发器有2个稳定状态,单稳态触发器有1个稳定状态,
多谐振荡器0个稳定状态。
7.ROM设计的组合逻辑电路如图T1所示,写出逻辑函数Y0和Y1的表达式。
Y0
∑m1m2m6,Y1
∑m0m1m5
。
专业整理
fword格式文档
W0W1W2W3W4W5W6W7ABC
Y0Y1图T1
二、(10分)
将下列各式化简为最简与或式,方法不限。
1.F1ACABCACDCD2.F2ABCDABCABCDBCD,约束条件:BCACD0答案略
三、(10分)
已知图T3中(a)(b)(c)为TTL门电路,(d)(e)为CMOS门电路,
分别写出各电路的输出状态(0或1或高阻)或输出表达式。
VCC
VIL
Y3
VIL
Y1
R
A
Y2
0
B
100
C
VIH
D
(a)高电平VL代表低电平(b)cmos,ABCD(c)高阻
1
AB
TG
Y4
0
VIH
Y5
10k
(d)CMOS高阻图T3
(e)高电平
专业整理
fword格式文档
四、(10分)试用一片4位并行加法器74LS283(图T4)和异或门设计一个加减法运算
电路。当控制信号M0时,实现输入的两个四位二进制数相加(Y3Y2Y1Y0A3A2A1A0B3B2B1B0);当M1时,实现输入的两个四位二进制数相减(Y3Y2Y1Y0A3A2A1A0B3B2B1B0)。
COS3
S2
S1
S0
74LS283
A3A2A1A0B3B2B1B0CI
关键:减法为补码1
图T4
COS3
S2
S1
S0
74LS283
A3A2A1A0B3B2B1B0CI
异异异异或或或或
ABCDM
专业整理
fword格式文档
五、(10分)
编码器74LS148和数据选择器74LS151构成的逻辑电路如图T5所示,当
输入D7D6D5D4D3D2D1D000001010,D7D6D5D4D3D2D1D011111111,试分别写出所示电路输出F的表达式r