数字电子电路的基础实验
实验1译码器与LED数码管显示
一、实验目的1、掌握中规模集成译码器的逻辑功能和使用方法2、掌握数码管的使用方法二、实验原理译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。译码器可分为通用译码器和显示译码器两大类。前者又分为变量译码器和代码变换译码器。
1、变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。若有
个输入变量,则有2
个不同的组合状态,就有2
个输出端供其使用。而每一个输出所代表的函数对应于
个输入变量的最小项。
图415a、b分别为3线-8线译码器74HC138逻辑图和引脚排列图。其中A2、
A1、A0为地址输入端,Y0~Y7为译码输出端,S1、S2、S3为使能端。表410为74HC138
a74HC138的逻辑图b74HC138的引脚排列图4153-8线译码器74HC138逻辑图及引脚排列
表41074HC138的功能表
输入
输
出
S1S2S3A2A1A0Y0Y1Y2Y3Y4Y5Y6Y7
1
0
00001111111
1
0
00110111111
1
0
01011011111
1
0
01111101111
1
0
10011110111
1
0
10111111011
1
0
11011111101
1
f1
0
11111111110
0
××××11111111
×
1
×××11111111
的功能表。当S1=1,S2+S3=0时,器件使能,地址码所指定的输出端有信号(为0)输
出,其它所有输出端均无信号(全为1)输出。当S1=0,S2+S3=X时,或S1=X,S2+
S3=1时,译码器被禁止,所有输出同时为1。
二进制译码器实际上也是负脉冲输出的脉冲分配器。若利用使能端中的一个输入端输入数据信息,器件就成为一个数据分配器又称多路分配器,如图416所示。若在S1输入
端输入数据信息,S2=S3=0,地址码所对应的输出是S1数据信息的反码;若从S2端输入
数据信息,令S1=1、S3=0,地址码所对应的输出就是S2端数据信息的原码。若数据信息是
时钟脉冲,则数据分配器便成为时钟脉冲分配器。根据输入地址的不同组合译出唯一地址,故可用作地址译码器。接成多路分配器,可将一个信号源的数据信息传输到不同的地点。
二进制译码器还能方便地实现逻辑函数运算,如图417所示,实现的逻辑函数是:
Z=ABCABCABC+ABC
利用使能端能方便地将两个38译码器组合成一个416r