全球旧事资料 分类
数字电路与逻辑设计实验
数字电路与逻辑设计实验报告
一、实验目的
1、掌握触发器组成的同步时序逻辑电路的一般设计方法;2、掌握MSI时序逻辑器件74LS160、74LS194的逻辑功能和使用方法;3、熟悉MSI时序逻辑器件的一般设计方法。
二、实验仪器及设备
1、直流稳压电源、数字逻辑电路实验箱、万用表、示波器2、TTLSSI逻辑门74LS00、74LS74、74LS76、74LS160、74LS194
三、实验内容及步骤
1、二进制计数器试用触发器设计一个模8的同步二进制加法计数器,给出状态图、驱动方程和逻辑电路图,并完成实验验证。2、模M13的扭环计数器下图61所示的一自起动扭环计数器的状态图。试用时序逻辑器件74LS94将该电路设计出来,画出逻辑电路图并完成实验验证。(要求为同步电路)
11100001100000
1111000
1111100
1111110
1111111
01111111110000
10000000000000
0000001
00000011
0000011
0000111
四、实验结果(数据、图表、波形、程序设计等)
二进制计数器
1、真值表:
QQQQQQY2
1

1

1

1
0
2
1
0
0000010
0010100
0100110
0111000
1001010
状态转移图:
000001010011111110101100
1
f数字电路与逻辑设计实验
101110110111111000状态方程为:
Q
12
Q2Q1Q0
Q2
Q0Q1
001
J2Q1Q0
K2Q1Q0
Q
11
Q1Q0
Q1Q0
J1Q0
K1Q0
Q
10
Q0
电路图为:
J0K01
模M13的扭环计数器设计电路为:
五、思考题
1、用触发器和TTLSSI逻辑门设计一个模8二进制可逆计数器。
状态表为:
MQ2Q1Q0Q2
1Q1
1Q0
1T2T1T0CB
10000
0
1
0
10010
1
0
0
10100
1
1
0
10111
0
0
0
2
f1100111011111011111001110110010101000011001000010000
电路设计为:
数字电路与逻辑设计实验
0
1
0
1
0
0
1
1
0
0
0
1
110
1
101
0
100
0
011
0
010
0
001
0
000
0
111
0
2、用MSI时序逻辑器件构成N进制计数器的常用方法有几种?它们各有何应用特点?
答:1)反馈清0法这种方法的基本思想是:计数器从全0状态S0开始计数,计满N个状态后产生清0信号,使计数器恢复到初态S0,然后重复上述过程。2)反馈置数法置数法和清0法不同,由于置数操作可以置入任意状态,因此计数器不一定从全0状态S0开始计数。它可以通过预置功能计数器从某个预置状态Si开始计数,计满N个状态后产生置数信号,使计数器以进入预置状态Si,然后重复上述过程。
六、实验结果分析、实验小结
通过本次实验,对同步计数器的电路设计有了更深刻的了解与应用,采用
3
f数字电路与逻辑设计实验
TTLSSI逻辑门,设计出对应要求的电路,实现了二进制计数器与模M13r
好听全球资料 返回顶部