全球旧事资料 分类
由DSP产生;AIC23为主模式时,该时钟由AIC23产生。
14
f广西工学院毕业设计
基于TM320C6000的数字混响器的设计
图14
AIC23的管脚和内部结构框图
LRCIN:数字音频接口DAC方向的帧信号。LRCOUT:数字音频接口ADC方向的帧信号。DIN:数字音频接口DAC方向的数据输入。DOUT:数字音频接口ADC方向的数据输出。这部分可以和DSP的MCBSP(Multicha
elbufferedserialport,多通道缓存串口)无缝连接,唯一要注意的地方是MCBSP的接收时钟和AIC23的BCLK都由MCBSP的发送时钟提供,连接如图15所示。
图15AIC23连接图(2)麦克风输入接口的主要管脚为:MICBIAS:提供麦克风偏压,通常是34AVDD。
15
f广西工学院毕业设计
基于TM320C6000的数字混响器的设计
MICIN:麦克风输入,由AIC结构框图可以看出放大器默认是5倍增益,它的连接如图16所示:
图16麦克风输入图(3)LINEIN输入接口主要管脚为:LLINEIN:左声道LINEIN输入。RLINEIN:右声道LINEIN输入。连接如图17所示。
图17LINEIN输入接口原理图(4)耳机输出接口的主要管脚为:LHPOUT:左声道耳机放大输出。RHPOUT:右声道耳机放大输出。LOUT:左声道输出。ROUT:右声道输出。上图可以看出,LOUT和ROUT没有经过内部放大器,所以设计中常用LHPOUT和RHPOUT,连接如图18所示:
16
f广西工学院毕业设计
基于TM320C6000的数字混响器的设计
图18耳机输出接口图(5)配置接口的主要管脚为:SDIN:配置数据输入。SCLK:配置时钟。DSP通过该部分配置AIC23的内部寄存器,每个word的前7bit为寄存器地址,后9bit为寄存器内容。(6)其他主要管脚为:MCLK:芯片时钟输入12288M、112896M、18432M、169344M。VMID:半压输入,通常由一个10U和一个01U电容并联接地。MODE:芯片工作模式选择,Master或者Slave。CS:片选信号(配置时有效)。CLKOUT:时钟输出,可以为MCLK或者MCLK2。本设计中DSP与AIC23的连接。DSP采用了TI的C6000系列之中的DM642,这是一款性价比高,外设资源丰富,耗电量低,处理能力强的16位DSP,在实际应用中较为流行。DM642有三组可通过寄存器灵活配置的MCBSP同步串口,AIC23的连接主要使用与这些串口。
323AIC23初始化配置
本设计中的AIC23初始化用到了TI公司的片支持库,公司片支持库定义了AIC23TI的初始化结构体和配置结构体,只要在调用前把AIC23的片支持库包括进来就行了。要正确的使用AIC23就必须配置好这些寄存器,通过这里寄存器控制AIC23的工作参数。AIC23所有的命令都是通过IIC总线进行通讯的,在进行设置前要先设置IIC总r
好听全球资料 返回顶部