全球旧事资料 分类
制数的计数器,设计数器初始状态QDQCQBQA0000。
表题71
74LS16074LS161
功能表
CPCLRLOADEPET工作状态
0
置零
10
预置数
1101保持
11
0
保持
1
111
计数
1CLK
CLRLOAD
EP
ET
CLK
ABCD
RCO
QAQBQCQD
74LS160
1
CLRLOAD
RCO
EP
ET
QA
CLK
QB
1
A
QC
BC
QD
D
74LS160
图题71
解:图题71为21进制计数器3分,采用的是同步级联方式2分;用74LS161实现相同的进制数如图题72所示。5分
1
CLRLOAD
RCO
1
1
CLRLOAD
RCO
EP
ET
QA
EP
ET
QA
CLK
CLK
QB
A
QC
BC
QD
D
CLK
QB

A
QC
BC
QD
D
74LS161
74LS161
图题72
八、(20分)电路如图题81所示,要求做如下分析计算:1、试计算定时器555的输出信号的周期T1为多少ms(小数点后保留1位)?(2分)2、根据图题82所示定时器555的输出信号CLK的波形画出74LS160的QB输出端的波形,并确定其周期T。(3分);3、试确定74LS161组成的计数器是多少进制(2分),并画出其状态图;(2分)4、通过查表题81ROM地址和数据对应表,计算出图题81中74LS161构成的计数器每一个输出状态所对应的DAC0832的输出电压值(VREF256V);(3分)5、在图题83中按照横纵坐标单位标注横纵坐标值(2分),画出输出Vo的波形(3分)图并确定其周期(3分)。(两个计数器初始状态均为QDQCQBQA0000)。
CLKQB图题82
共6页第4页
f
CLR
QA
LOAD
QB
EP
1
ET
QC
CLK
QD
A
BC
RCO
D
A0
IO0
A1
IO1
A2
IO2
A3
IO3
1RW
CS
ROM
VREF
256V
D0
D1
Rf
D2
D3
IOUT1
D4
IOUT2
D5
D6
D7
A
VO

74LS161Vcc
DAC0832
1
4
8
22k22k
R2
RESETVcc
7DISC
R16
TH
555
3
OUT
3300pFC1
TR
CON501uF
GND
C2
1
CLRLOAD
EP
ET
CLK
ABCD
RCO
QAQBQCQD
74LS160
表题81
图题81
A3A2A1A0D3D2D1D0解:1、T12R1R2Cl
2441033300101206901ms
0000000000010001
2、QB波形如图题82所示。T4T104ms3、74LS161组成的计数器是11进制;状态图如图题83所示。
00100011
4、计
00110111态与输出电压1分
01001111
QDQCQBQAD3D2D1D0
01011111
0000
0000
01101111011111111000011110010011
000100100011
000100110111
10100001101101011100100111011100
010001010110
111111111111
1110011111111101
01111000
11110111
1001
0011
1010
0001
(2分)
数器状分为:
VO

256280

0V
VO

25628
1
10mV
VO

25628
3

30mV
256VO28770mV
VO

2562815
150mV
VO

25628
15
150mV
VO

25628
15
150mV
256VO2815150mV
VO

256287

70mV
VO

25628
3

30mV
VO

25628
1
10mV
共6页第5页
f5、图形如图r
好听全球资料 返回顶部