置数方式为同步置数,可在其原十六个状态中任意选连续的六个状态构成六进制,如1010~1111这六个状态保留,则应置入1010,而用1111CO1提供置数控制信号LD,即令LDCO,接法见图题522(b)
(a)
(b)
图题522
523利用反馈归零法实现75进制所保留的状态应为0~74,用74作为清零控制,即由七位二进制输出状态Q6Q5Q4Q3Q2Q1Q01001010中的Q6Q3Q1提供清零信号CRQ6Q3Q1,接线如图题523(显然需两片74163)
图题523
5247490为8421二五十进制芯片,采用反馈归零法,用两片即实现六十五进制,其清0使能端ROAROB1异步清0,所以清0信号应由65状态提供,即当Q7Q6Q5Q4Q3Q2Q1Q0
01100101时应当回00000000这样保留了0~64状态(共65个状态),其接线如图题524所示
34
f图题524
526试设计一个从1到99分频的可调分频电路解:(1)确定方案根据命题对电路功能的要求,所选主要集成逻辑器件应是计数器,因为计数器就是分频器本命题应满足的最大分频能力是99,故采用两片十进制计数芯片可以满足分频倍数的设置,可由计数过程中输入脉冲与进位(或借位)信号的关系来决定例如,可逆计数器进行递减计数时,计数状态每减到零就发出借位信号,这样可在计数器置数输入端置入特定数据,在输入信号驱动下,计数器进行递减计数,从借位输出端所得到的脉冲的频率就等于输入脉冲频率除以被置入的数若置入99,就可以实现99分频(2)选择器件选两片74LS192同步十进制可逆计数器作分频器(其功能见表547)为了改变置入数据,再选两只8421BCD码拨码盘(见图652)和8只33k电阻,另外还要选一片7404反相器,以将借位信号送给置数使能端(3)画出电路逻辑图如图561所示
图题5251~99分频电路逻辑图
由图可知,拨动码盘,内部开关接通时,置入数据为1,断开时为0,置数“0”~“9”可调,即根据分频倍数置入数据反相器G一方面可将BO端的负脉冲变为正脉冲并输出,另一方面,当BO结束时,将由0到1的正跳变变为由1到0的负跳变,以满足置数使能端LD重新置数的需要,使电路往复不停地工作35
fr