路如图八。
第9页
f浙江万里学院电子学院《数字电子技术》课程设计报告
通信022
张慧慧
02022572
说说:当当当当59分50秒秒59分59秒秒当当分分分、分分分位秒分分位位位位位,分分分5,9位5因因,可可可分可可可分分可Qc位QA,分分可QD位QA秒可可可分分可QC位QA相相,从从从从从当从从从从。
IO1
分可可可分分可Qc位QAIO2
VCC
IO3
1
U1
5V
VCCX1
8
2345611
5V
分可可可分分可QD位QAIO4
4V_05W
IO5
12
秒可可可分分可QC位QAIO6
74HC30D
可数数数可-整整从当整整整分
六、总接线元件布局简图
整个数字钟由时间计数电路、晶体振荡电路、校正电路、整点报时电路组成。其中以校正电路代替时间计数电路中的时、分、秒之间的进位,当校时电路处于正常输入信号时,时间计数电路正常计时,但当分校正时,其不会产生向时进位,而分与时的校位是分开的,而校正电路也是一个独立的电路。电路的信号输入由晶振电路产生,并输入各电路。简图如图九。
七、芯片连接总图
因仿真与实际元件上的差异,所以在原有的简图的基础上,又按实际布局画了这张按实际芯片布局的接线图,如图十。
八、总结
1.实验过程中遇到的问题及解决方法.
①面包板测试测试面包板各触点是否接通。
②七段显示器与七段译码器的测量
第10页
f浙江万里学院电子学院《数字电子技术》课程设计报告
通信022
张慧慧
02022572
把显示器与CD4511相连,第一次接时,数码管完全没有显示数字,检查后发现是数码管未接地而造成的,接地后发现还是无法正确显示数字,用万用表检测后,发现是因芯片引脚有些接触不良而造成的,所以确认芯片是否接触良好是非常重要的一件事。
③时间计数电路的连接与测试六进制、十进制都没有什么大的问题,只是芯片引脚的老问题,只要重新插过芯片就可以解决了。但在六十进制时,按图接线后发现,显示器上的数字总是100进制的,而不是六十进制,检测后发现无论是线路的连通还是芯片的接触都没有问题。最后,在重对连线时发现是线路接错引脚造成的,改过之后,显示就正常了。
④校正电路因上面程因引脚接错而造成错误,所以校正电路是完全按照仿真图所连的,在测试时,开始进行时校时时,没有出现问题,但当进行到分校时时,发现计数电路的秒电路开始乱跳出错。因此,电路一定是有地方出错了,在反复对照后,发现是因为在接入校正电路时忘了把秒十位和分个位之间的连线拿掉而造成的,因此,在接线时一定要注意把不要的多余的线拿掉。2.设计体会.通过这次对数r