果一样,将0熄灭。
d、RBO:灭零输出,它和灭灯输入BI共用一端。两者配合使用,可以实现多位数
码显示的灭零控制。
4)反相器74LS04
如图所示74LS04反相器是电子电路中简单而重要的器件,它可以将高电平转
换成低电平,同时也可以将低电平转换成高电平。
图五74LS04
9
f23电路设计231总体思想:
主体电路有功能部件或单元电路组成,在设计这些电路或选择部件是,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路,整个系统所用的器件应尽可能的少,下面介绍各功能部,与单元电路的设计。
232振荡器的设计振荡器是数字时钟的核心。振荡器的稳定度及频率的精确度决定了数字时钟计时的准确程度。通常选用石英晶体构成振荡器电路。石英晶体振荡器具有频率精确,振荡稳定,温度系数小的特点,可以满足一般数字时钟走时准确性的要求。一般来说,振荡器频率越高,计时精度越高。在电子手表中,常取的晶振的频率32768Hz。在本次设计中,精度要求不是很高,所以选用有集成电路定时器555与RC组成的多谐振荡器,振荡频率为1Hz。电路图及参数如图二所示
图六555振荡器233时分秒计数器的设计
1分和秒计数器
10
f分和秒计数器都是M60的计数器,其计数规律为0001…585900…,选74LS190(单时钟同步十进制加减计数器电路)作为六进制计数器,74LS90(十分频计数器)作为个位计数器,再将它们级联组成模数M60的计数器。分计数器育苗计数器原理相同,如图三所示
图七秒计数器及显示电路2时计数器时计数器是一个“二十四翻一”的特殊进制计数器。即当时钟运行到23时59分59秒时,秒的个位计数器再输入一个秒脉冲时,数字时钟自动显示为00时00分00秒,选用两片74LS190(四位二进制同步加减计数器)级联而成。
11
f234校时电路设计
图八时计数器电路
当数字时钟接通电源或者计时出现误差时,需要校正时间。校时是数字时钟应具备的基本功能。为使电路简单,只进行分和小时的校时。
对校时电路的要求是,在小时校正时不影响分和秒的正常计数,在分校正时不影响秒和小时的正常计数。校时方式有“快校时”和“慢校时”两种,“快校时”是通过开关控制,使计数器对1Hz的校时脉冲计数。“慢校时”使用手动生产单脉冲作为校时脉冲。图五为“校时”“校分”电路。校时控制功能表如表一所示。当校时脉冲采用分频器输出的1Hz脉冲,当S1或S2分别为“0”时进行“快校时”,如果校时脉冲由单次脉冲产生器提供,则可进行“慢校时”。r