《计算机组成原理》实验报告
(20192020学年第一学期)
项目名称:实验序号:专业:班级:姓名:学号:指导教师:成绩:
静态随机存储器02
计算机科学与技术18计算机卓越1班
ZRZ1810716643
许高攀
计算机与信息工程学院
2019年11月4日
f1实验目的及要求
掌握静态随机存储器RAM工作特性及数据的读写方法。
2实验设备(环境)及要求
PC机一台,TDCMA实验系统一套。
3实验内容与步骤
实验原理:实验所用的静态存储器由一片6116(2K×8bit)构成(位于MEM单元),如图1所示。
6116有三个控制线:CS(片选线)、OE(读线)、WE(写线),其功能如表1所示,当片选有效(CS0)时,OE0时进行读操作,WE0时进行写操作,本实验将CS常接地。
图1:SRAM6116引脚图由于存储器(MEM)最终是要挂接到CPU上,所以其还需要一个读写控制逻辑,使得CPU能控制MEM的读写,实验中的读写控制逻辑如图2所示,由于T3的参与,可以保证MEM的写脉宽与T3一致,T3由时序单元的TS3给出。IOM用来选择是对IO还是对MEM进行读写操作,RD1时为读,WR1时为写。
f表1:SRAM6116功能表
CS’WE’OE’功能
1
X
X不选择
0
1
0
读
0
0
1
写
0
0
0
写
图2:读写控制逻辑
实验原理图如图3所示,存储器数据线接至数据总线,数据总线上接有8个LED灯显示D7…D0的内容。地址线接至地址总线,地址总线上接有8个LED灯显示A7…A0的内容,地址由地址锁存器(74LS273,位于PCAR单元)给出。数据开关(位于IN单元)经一个三态门(74LS245)连至数据总线,分时给出地址和数据。地址寄存器为8位,接入6116的地址A7…A0,6116的高三位地址A10…A8接地,所以其实际容量为256字节。
图3:存储器实验原理图
f实验箱中所有单元的时序都连接至时序与操作台单元,CLR都连接至CON单元的CLR按钮。实验时T3由时序单元给出,其余信号由CON单元的二进制开关模拟给出,其中IOM应为低(即MEM操作),RD、WR高有效,MR和MW低有效,LDAR高有效。实验步骤:(1)按图连接电路
图4:实验接线图(2)将时序与操作台单元的开关KK2置为‘单步’档,开关KK1、KK3置为‘运行’档。(3)将CON单元的IOR开关置为1(目的是为了使IN单元无输出),然后打开电源开关,如果听到有‘嘀’报警声,说明有总线竞争现象,应立即关闭电源,重新检查接线,直到错误排除。(4)开始进行静态随机存储器写操作(给存储器的(00)H地址单元中写入数据(11)H)
①先关掉存储器的读写控制按钮WR、RD,将WR、RD置为0,同时也关闭数据开关r