IC设计流程及各阶段典型软件r
r
作者:61EDA文章来源:本站原创点击数:177更新时间:2008130r
r
r
r
1使用语言:VHDLverilogHDLr
r
2各阶段典型软件介绍:r
输入工具:r
r
语言输入工具:SummitVisualHDLSummit公司r
Re
iorMe
tor公司r
图形输入composerCade
ce公司r
viewlogicviewdraw公司r
仿真工具:VCSVSSSy
opsys公司r
VeroligXLNCvhdlCADENCE公司r
ModlesimMe
tor公司r
HSpicepspiceAVANTI公司r
r
综合器:r
逻辑综合(sy
thesistoolsr
逻辑综合工具可以将设计思想vhd代码转化成对应一定工艺手段的门级电路;将初级仿真中所没有考虑的门沿(gatesdelay)反标到生成的门级网表中返回电路仿真阶段进行再仿真。最终仿真结果生成的网表称为物理网表。r
Desig
CompileBehavialCompileSy
opsys公司r
r
BuiltgatesE
visiaAmbitCade
ce公司r
r
布局布线工具:PreviewSilico
E
sembleCade
ce公司r
r
版图验证工具:DraculaDivaCade
ce公司r
物理验证(physicalvalidate)和参数提取LVSASIC设计中最有名、功能最强大的是cade
ce的DRECULA,可以一次完成版图从DRC(设计规则检查),ERC(电气特性检查)到LVS(寄生参数提取)的工序r
DRECULACADENCE公司r
STARRCAVANTI公司r
r
静态时序分析PrimeTimeSy
opsys公司r
Powera
alysisWattSmithr
r
测试:DFTCompileSy
opsys公司r
r
3流程r
第一阶段:项目策划r
r
形成项目任务书项目进度,周期管理等。r
r
流程:【市场需求调研可行性研究论证决策任务书】。r
r
第二阶段:总体设计r
r
确定设计对象和目标,进一步明确芯片功能、内外部性能要求,参数指标论证各种可行方案,选择最佳方式,加工厂家,工艺水准。r
r
流程:【需求分析系统方案系统设计系统仿真】。r
r
第三阶段:详细设计和可测性设计r
r
分功能确定各个模块算法的实现结构,确定设计所需的资源按芯片的要求,速度,功耗,带宽,增益,噪声,负载能力,工作温度等和时间,成本,效益要求选择加工r