FM调制解调电路的设计
摘要:本设计根据锁相环原理,通过两片CD4046搭接基本电路来实现FM调制解调
电路的设计,将调制电路的输出信号作为解调电路的输入信号,最终实现信号的调制解调。原理分析,我们得到的载波信号的电压VPP大于3V,最大频率偏移fm5KHz,解调电路输出的FM调制信号的电压VPP大于200mV可以看出我们的具体设计符合设计指标。
关键词:锁相环、调制、解调、滤波器
一、概述
FM调制电路将代表不同信息的信号频率,搬移到频率较高的频段,以电磁波的方式将信息通过信道发送出去。FM解调电路将接收到的包含信息的高频信号的频率搬移到原信号所处的频段。锁相环是一种相位负反馈的自动相位控制电路,它广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域它是通过比较输入信号的相位和压控振荡器输出信号的相位,取出与这两个信号的相位差成正比的电压,并将该电压该电压作为压控振荡器的控制电压来控制振荡频率,以达到输出信号的频率与输入信号的频率相等的目的。锁相环主要由相位比较器、压控振荡器和低通滤波器三部分组成。调制电路还需要另设计一个高频信号放大器和加法器。解调电路需要设计一个低通滤波器,来取出解调信号。
技术指标:1.载波频率fc465KHz载波信号的电压Vpp3V;2.FM调频信号的电压Vpp6V,最大频率偏移fm5KHz;3.解调电路输出的FM调制信号的电压Vpp200mV。
二、方案设计与分析
调频是用调制信号直接线性地改变载波振荡的瞬时频率,即使载波振荡频率随调制信号的失真变化而变化。其逆过程为频率解调(也称频率检波或鉴频)。
本实验是用CD4046数字集成锁相环(PLL)来实现调频解调(鉴频)的。1FM调频电路原理图(如图1所示)
将调制信号加到压控振荡器(VCO)的控制端,使压控振荡器得输出频率(在自
fFM调制解调电路的设计
振频率(中心频率)fo上下)随调制信号的变化而变化,于是生成了调频波。当载波频率与自由振荡频率相近时,载波频率与压控振荡器的振荡频率锁定。低
通滤波器只保证压控振荡中心振荡频率与载波频率锁定时所产生的相位误差电压通过,该电压与调制信号同经加法器,用以控制压控振荡器的频率,从而获得与载波频率具有同样频率稳定度的调频波。
载波
⑶鉴相器
PDI⒁
高频信号放大器
CD4046
⑵低通滤波器
⑷压控振荡器
VCO
⑼加法器
调频波输出调制信号
图1FM调频电路原理框图
2FM解调电路的原理图(如图2所示)
调频波(经过放大器放大后)与压控振荡器的输出被送入鉴r