全球旧事资料 分类
向为:DSR→Q0→Q1→Q2→Q3同步,CP上升沿。S11,S00左移串行输入,数据移动方向为:DSL→Q3→Q2→Q1→Q0,同步,CP上升沿。利用移位寄存器可构成数据存储器。先使S0S11,并行输入预置数值,再改变S0和S1的电平,实现左移或右移状态或者使数据不变。存储电路的简化图如下:
此图为存储电路的一块芯片,共有8块74LS194用来存储。
6
f片选功能的电路如下:
S1是控制电路的设置密码和输入密码功能的。74LS138是数据选择器,作为选片储存功能。电路没有自锁时74LS138的G1端输入为1,实现数据选择功能。当S1拨到上方时,74LS138的输入端C端就会置1,这时候实现密码设置功能,此时74LS138的输出端只在Y4到Y7之间工作。74LS138的一个输出端控制一个寄存器的读写功能。两个双D触发器组成一个二进制加法器。每当键盘有按键输入时触发器的时钟脉冲端就会来一个脉冲使触发器工作一下,加法器加1加法器的输出端接到74LS138的输入端。当按键输入时,加法器每变化一次,74LS138的输出端选择上就变化一次,以选择不同的寄存器来读写数据。3、显示功能
简略图:
7
f可以看到和74LS194和14LS192的输出端是连在数码管上的,当这两个芯片输出一个二进制数时,数码管就会显示相应的十进制数。
4、定时器在定时器的选用上,我选用了74LS192芯片作为一个定时器。74LS192是双时钟方式的十进制可逆计数器。bcd二进制。CPU为加计数时钟输入端,CPD为减计数时钟输入端。LD为预置输入控制端,异步预置。CR为复位输入端,高电平有效,异步清除。CO为进位输出:1001状态后负脉冲输出,BO为借位输出:0000状态后负脉冲输出。74LS192功能表:
74LS192引脚图
8
f其原理图如下:
74LS912芯片的CLR端为0,UP端置1,LOAD端接BO端,组成一个计时器。
9
f该电路开始工作时BO端为0首先置数,置4的二进制数,即是0100。然后等时钟脉冲,在密码输入时有按键输入时,就会工作,此时,BO端为1,进行二进制减数。当它减到0时,BO就会输出一个低电平,输出接旁边用双D触发器组成的二进制制计数器的时钟信号输入端。当双D触发器进1时,输出Q端就会输出0。74LS192芯片的时钟信号由方波脉冲提供,和脉冲相连的是一与门,与门的作用相当于开关,它的开关决定因数有四个,一个是旁边的双D触发器Q端输出端,开始工作时,触发器的Q输出端为1;第二个因数是按键开关,当键盘上有按键输入时,就会有按键识别电路置1,并保持为1;第三个因数是选择是输入密码还是修改密码的开关电路传来的信号,当电路的工r
好听全球资料 返回顶部