全球旧事资料 分类
位寄存器的符号图如下图所示:
图18
18
f巢湖学院2013届本科毕业论文设计
点击Spice进行运行得出输出波形图如下:
3228位移位寄存器的版图实现对照上面的线路图在LEdit上绘制出准确无误的8位移位寄存器的版图,
DRC检查无误时,如下图所示:
19
f8位移位寄存器的电路设计与版图实现图19
版图检查无误,将其转换成为Spice文件进行仿真,最后得出输出输入波形图如下:
图20
20
f巢湖学院2013届本科毕业论文设计
323LVS对比LVS对比主要指的是将用LEdit生成的版图提取出来的信息以及由SEdit
设计出来的逻辑电路图输出来的信息进行对比检查,最后得出如下图的结果:
图21
由此可知,电路图和半路图对等。
4结束语
本次我的毕业设计主要就是设计一个8位移位寄存器的电路以及绘制出其在LEdit上的版图,主要采用的软件工具是Ta
erEDATools,主要是在SEdit上设计出电路图在LEdit上绘制出其版图,并对电路图及版图进行仿真检测,确保输入输出波形与工作原理相吻合。
毕业设计讲究的是实践和课本知识的高度结合,一般只是具备掌握课本基础知识在社会上也是很难立足的,能够在社会发展中站稳脚步是将理论和实践完美结合的人,所以毕业设计正是提高我们实践动手能力的简单方式,将所学的设计知识融会贯通全部应用到软件平台上,最后设计出完全属于自己的设计,那种满足感也是无与伦比的。
这次设计是我大学以来第一次接触完整性的设计,从原理分析一直到最后的版图实现,每一步都遇到了或多或少的困难,从熟悉Ta
erEDA软件开始,从熟悉电路结构开始,过程中遇到了很多困难,当电路元件调用不出来以及版图DRC检查总是出现错误以及输出发的波形总是存在瑕疵,但是这些困难在最终完成设计的一瞬间全部消失,剩余的只是对在整个设计过程中给予过我帮助
21
f8位移位寄存器的电路设计与版图实现
的同学以及老师极深的感谢,在不断的改正以及老师的教导之下我才能够最终成功地完成这个设计为我的大学生涯划上了一个完美的句号。并且在设计过程中,不放弃坚持不懈的精神我相信也会给我以后的工作以及生活带来很大的帮助,毕业设计给我的不仅仅是一个设计,更是一种正能量,自信坚持以及自我钻研意识。总之,能够完成毕业设计和论文撰写,最要感谢的就是教会我理论以及实践结合知识的老师,要不是老师不厌其烦的谆谆教导在每次遇到瓶颈的时候提供恰如其分的帮助,我想我很难自己独立完成整个设计,还是平时的基础掌握的不够牢固,所以这也让我明白,无论是学习还r
好听全球资料 返回顶部