全球旧事资料 分类
电路、显示电路、键盘电路、电源电路、下载线电路设计。系统基本原理方框图如图12所示
复位按键电源
数码显示


LED指示

下载线
图12系统基本原理方框图
由上总体方框图可以看到此次设计硬件电路有六大部分所构成,围绕以主控部分发挥各自的功能。只有这几部分有机结合才可以很好的实现本次设计的目的。
4
f14AT89C51简介
AT89C51是一种带4K字节闪烁可编程可
擦除只读存储器(FPEROMFalsh
Programmablea
dErasableReadO
ly
Memory)的低电压,高性能CMOS8位微处理
器,ATMEL的AT89C51是一种高效微控制器,
AT89C51是它的一种精简版本。AT89C51单片
机为很多嵌入式控制系统提供了一种灵活性
高且价廉的方案。外形及引脚排列如12所
示。
图13AT89C51引脚排列图
1、管脚说明:
VCC:供电电压。
GND:接地。
P0口:P0口为一个8位漏级开路双向IO口,每脚可吸收8TTL门电流。
当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据
存储器,它可以被定义为数据地址的第八位。在FIASH编程时,P0口作为原
码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
P1口:P1口是一个内部提供上拉电阻的8位双向IO口,P1口缓冲器能
接收输出4TTL门电流。P1口管脚写入1后,被内部上拉为高,可用作输入,
P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH
编程和校验时,P1口作为第八位地址接收。
P2口:P2口为一个内部上拉电阻的8位双向IO口,P2口缓冲器可接收,
输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且
作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由
于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器
进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉
优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器
的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。
P3口:P3口管脚是8个带内部上拉电阻的双向IO口,可接收输出4个
TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。
作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的
缘故。
RST:复位输入。当振荡器复位器件时,要保持RST脚两个机器周期的高电
平时间。
5
fALEPROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间r
好听全球资料 返回顶部