告与要求:1总结QuartusII软件设计的过程及步骤。2画出实验中的两张仿真波形。分析功能仿真和时序仿真的不同。
13
f实验二:实验二:数据选择器和译码器功能验证
实验目的和要求:实验目的和要求:1、使用EDA软件验证集成组合电路。2、了解集成组合电路的内部电路结构及其功能。实验内容:实验内容:1优先10-4编码器74147的功能测试1)画出如下图所示的原理图。
74147
1
2
3
4
5
6
7
8
9
INPUTVCCINPUTVCCINPUTVCCINPUTVCCINPUTVCCINPUTVCCINPUTVCCINPUTVCCINPUTVCCi
st
1N2N3N4N5N6N7N8N9N
ANBNCNDN
OUTPUTOUTPUTOUTPUTOUTPUT
abcd
ENCODER
2)准备如下图所示的仿真波形。
3)画出仿真结果,并为74147画一张功能表。2译码显示电路功能测试(74248)1)画出如下图所示的原理图。
14
f74248
abcd
INPUTVCCINPUTVCCINPUTVCCINPUTVCC
VCC
ABCDRBINBINLTN
i
st
RBONOAOBOCODOEOFOG
OUTPUTOUTPUTOUTPUTOUTPUTOUTPUTOUTPUTOUTPUT
oaobocodoeofog
BCDTO7SEG
2)按下表进行引脚分配。输入端abcd引脚PIN_39PIN_38PIN_37PIN_36SWSW1SW2SW3SW4输出端oaobocodoeofogDC1010101011111111B00110011引脚PIN_91PIN_92PIN_95PIN_96PIN_97PIN_98PIN_99A01010101字形数码管a段b段c段d段e段f段g段
3)下载到开发板。观察数码管上显示的字形,并填写下表。DC0000000001010101B00110011A01010101字形
3数据选择器功能验证(74151)74151是一个8选1的数据选择器,画一张数据选择器的验证原理图,并进行仿真,完成下面的功能表。A2X0000输入A1A0XX00011011GN10000
15
输出YWN
f1111
0011
0101
0000
4全加器功能验证(74151)1)74151有2个独立的1位全加器,先画出一张1位全加器的验证原理图,再进行仿真,并画出仿真波形图。2)试用74151实现2位串行进位的全加器,画出原理图,并验证其功能。思考题:可否将编码器74147和译码器74248结合使用,然后在电路板上验证。(注思考题:意高低电平有效,电路中间需要一些非门转换)。实验报告与要求:实验报告与要求:1完成实验内容中要求的各项任务。2分析译码器74248的三个引脚(RBIN、BIN、LTN)的功能是什么?用仿真分析并证明。3按照要求画出所需的原理图、功能表和波形图。
16
f实验三实验三:数据选择器和译码器应用
实验目的和要求:实验目的和要求:1、了解并掌握集成组合电路的使用方法。2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。3、使用数据选择器和译码器实现特定电路。实验内容:实验内容:1要求用数据选择器r