序与FIFO的数据存储时序可知,将AD的CLK和OE连接在一起,再通过一个反向器与FIFO的连在一起,这样,数据的采集与数据保存到FIFO中就保持了严格的同步,不需要单片机来控制。当FIFO保存的数据几乎满后给单片机一个中断信号,单片机接到中断信号后置P10为低电平停止采样,然后把数据从FIFO中读出。因为单片机的WR经反向器后接到FIFO的UNCK,P27接到FIFO的OE,这样从FIFO中读数据就像读外部RAM一样,它的有效地址只需引脚为高电平即可(如0FFFH)。数据处理完毕后再接着采样,如此反复,完成周期性采样。四总结与体会本次设计从理论上分析相关指标达到了预期的要求,运用单片机和相关芯片实现了单通道8位高速数据采集,并且利用高速FIFO芯片与降高速AD芯片相结合实现了高速不连续数据采集,从而降低了对单片机的性能需求,降低了系统的成本。但是由于计划使用的软件Proteus缺少相关芯片,所以无法画出标准的PCB图和原理图,只能画出简单的硬件电路连接的基本原理图,没有进行仿真实
f哈尔滨工业大学课程设计说明书(论文)
验更没有进行真实的硬件实验,可能存在数据精度和功耗方面的问题;同时在系统在运用过程中可能会面临的恶劣的自然环境,所以还需要针对应用环境做出相应的改进设计。通过本次设计对芯片有了更多的了解与掌握,以及芯片间相结合使用可能获得更好的性能,同时对于数据采集方面有了一定的了解,对单片机的综合应用及设计系统方面有了更好的理解。参考文献:
1肖志涛等异步FIFO在实时图象匹配处理机中的应用J电子技术应用
fr