当CLK为低电平时输出有效数据,一个时钟周期转换一次。当要从AD中读取数据时,只要OE保持低电平即可,当OE为高电平时D1D8为高阻态。芯片引脚图如下:
f哈尔滨工业大学课程设计说明书(论文)
2FIFO芯片:这里采用的SN74ACT7808是2048字节x9位可以实现先进先出异步读写操作的双端口存储器。它允许多片级联,可以在字节宽度和容量深度两方面进行扩展。SN74ACT7808采用9位数据宽度,第9位可以根据用户需要做控制位或奇偶校验位用,这满足了8位数据采集的指标。TI公司生产的SN74ACT7808的存取速度可以达到15
s。FIFO是一种新型的基于队列存储方式的存储器,读写操作会自动访问存储器中连续的存储单元。从FIFO中读出的数据顺序与写入的顺序相同,地址的顺序在内部已经预先定义好了。对FIFO的读写操作只由读写信号控制,不需要另外的地址信息。这使得FIFO的控制电路变得十分简单:读数据时只要C保持为高电平同时使UNCK产生一个上升沿;写数据只要LDCK产生一个上升沿即可。芯片引脚图如下:
f哈尔滨工业大学课程设计说明书(论文)
389C51单片机:89C51是一种带4K字节闪烁可编程可擦除只读存储器的低电压、高性能CMOS8位单片机,单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的89C51是一种高效微控制器,89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。4显示模块采用LCD并联显示,选择的是YXY8002。LCD是液晶显示器,其工作电流小,重量请、功耗低、寿命长,字迹清晰美观,性能优于LCD。芯片引脚图如下:
2数据采集系统的接口电路设计原理与流程:1原理概述:由于是高速数据采集,单片机相对AD来说速度远远不够,所以需要设计一个巧妙的电路让数据采集与存储自动完成。在采样期间,单片机可以做自己的数据处理和其它工作。采样结束后,再由单片机对采集来的数据进行处理。完成后,又继续采样。数据采样与处理是交替进行的,即所谓的不连续采样。当然,这是针对高速数据采样时采用的方法。在慢速采样时,完全可以实现边采样、边读数、边处理的真正同步方式。2设计的数据采集系统具体的数据采集流程:流程图
f哈尔滨工业大学课程设计说明书(论文)
单片机的P10脚通过与门与外部CLK时钟相连,这样单片机就可以控制AD的采样。当P10为高电平时进行采样,当P10脚为低电平时AD的CLK无脉冲,不进行采样。由AD的数据采集时r