全球旧事资料 分类
录电路输入一个高电平来计数,再通过控制记录电路的计数器的清零端来清零。
2
f秒表
3设计方框图
显示器
译码器
记录计时次数电路
锁存器倒计时电路
计数器报警电路
555振荡器
100分频电路
3
f沈阳工程学院课程设计(论文)
4各部分电路设计及参数计算
41555多谐振荡电路(1)振荡器是整个电路的输入源,只有振荡器不停的工作才能保证电路有不断的脉冲信号,才能使电路正常工作。用555定时器来构成多谐震荡输出脉冲信号。555多谐振荡器是一种时钟源,它没有稳定状态,同时不需要外加触发器。多谐振荡器输出的波形稳定,振荡器开始工作,输出一个固定稳定的脉冲信号,经过计算我选用的是51K和43K电阻,电容为1
f,输出频率为10000HZ。由于555内部的比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电源电压和温度变化的影响很小。其电路图如图411所示。波形图如图412所示。
图411555多谐振荡器电路图
4
f秒表
图412555多谐振荡器输出波形
2工作原理接通电源后,电容被C充电,Vc上升,当Vc上升到23Vcc时,触发器被复位,同时放电BJT导通,此时Vo为低电平,电容C通过R2和T放电,使Vc下降。当Vc下降到13Vcc时,触发器又被置位,Vo翻转为高电平。电容器放电需要一定的时间,放电时间为如(412)所示tPLR2Cl
2≈07R2C413当电容放电结束时,T截止,Vcc将通过R1,R2向电容器C充电,Vc由13Vcc上升到23Vcc,所需的时间为,如(413)所示tHPR1R2Cl
2≈07R1R2C414当Vc上升到23Vcc时,触发器又发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为,如(414)所示f1tPLtPH≈143R12R2C414555内部的比较器灵敏度较高,而且采用差分电路形式,它的振荡频率受电源电压和温度的变化的影响很小。
5
f沈阳工程学院课程设计(论文)
42100分频电路通过用两个十分频计数器串联来实现100分频。电路图如图421所示。波形图如图422所示。
图421555振荡电路100分频电路
图412555多谐振荡器输出波形及100分频后波形
6
f秒表
43计数寄存译码显示电路计数寄存译码显示电路图如图431所示。
图431计数寄存译码显示电路图
431译码显示电路对于译码显示电路我使用的是74LS48N集成四一七线译码器,7448是BCD码到七段码的显示译码器,它可以直接驱动共阴极数码管。在电路的整体设计中需要计时能从0到59分59秒99毫秒这度因此需要六个译码电路,即需要六块74LS48N来完成译码功能。我使用的显示器是共r
好听全球资料 返回顶部