全球旧事资料 分类
内存高地址处。E、大端字节顺序:高字节在内存低地址处,低字节在内存高地址处。F、网络设备的存储顺序问题取决于OSI模型底层中的数据链路层。6逻辑电路基础1根据电路是否具有存储功能,将逻辑电路划分为:组合逻辑电路和时序逻辑电路。2组合逻辑电路:电路在任一时刻的输出,仅取决于该时刻的输入信号,而与输入信号作用前电路的状态无关。常用的逻辑电路有译码器和多路选择器等。3时序逻辑电路:电路任一时刻的输出不仅与该时刻的输入有关,而且还与该时刻电路的状态有关。因此,时序电路中必须包含记忆元件。触发器是构成时序逻辑电路的基础。常用的时序逻辑电路有寄存器计数器等。4真值表、布尔代数、摩根定律、门电路的概念。教程28、29页
f5NOR或非和NAND与非的门电路称为全能门电路,可以实现任何一种逻辑函数。
6译码器:多输入多输出的组合逻辑网络。
每输入一个
位的二进制代码,在m个输出端中最多有一个有效。
当m2
是,为全译码当m2
时,为部分译码。
7由于集成电路的高电平输出电流小,而低电平输出电流相对比较大,采用集成门电路直接驱动LED时,较多采用低电平驱动方式。液晶七段字符显示器LCD利用液晶有外加电场和无外加电场时不同的光学特性来显示字符。
8时钟信号是时序逻辑的基础,它用于决定逻辑单元中的状态合适更新。同步是时钟控制系统中的主要制约条件。
9在选用触发器的时候,触发方式是必须考虑的因素。触发方式有两种:
电平触发方式:具有结构简单的特点,常用来组成暂存器。
边沿触发方式:具有很强的抗数据端干扰能力,常用来组成寄存器、计数器等。
7总线电路及信号驱动
1总线是各种信号线的集合,是嵌入式系统中各部件之间传送数据、地址和控制信息的公共通路。在同一时刻,每条通路线路上能够传输一位二进制信号。按照总线所传送的信息类型,可以分为:数据总线DB、地址总线AB和控制总线CB。
2总线的主要参数:
总线带宽:一定时间内总线上可以传送的数据量,一般用MBytes表示。
总线宽度:总线能同时传送的数据位数bit,即人们常说的32位、64位等总线宽度的概念,也叫总线位宽。总线的位宽越宽,总线每秒数据传输率越大,也就是总线带宽越宽。
总线频率:工作时钟频率以MHz为单位,工作频率越高,则总线工作速度越快,也即总线带宽越宽。
总线带宽总线位宽×总线频率8,单位是MBps。
f常用总线:ISA总线、PCI总线、IIC总线、SPI总线、PC104总线和CAN总线等。3只有具有三态输出的设备r
好听全球资料 返回顶部