顺序电路给出的编码如下
0000→0010→0100→0110→1000→0001→0011→0101→
0111→1001→0000
sevralgoup
mbthwi±cyxfzP23dqFG
f【710】试用2片4位二进制计数器74LS160采用清零法和置数法分别实现31进制加法计数器。
解:答案略。【79】图79为由集成异步计数器74LS90、74LS93构成的电路,试分别说明它们是多少进制的计数器。
CP
CPBQAQBQCQD
74LS90CPAS02S01R02R01
a
CP
CPBQAQBQCQD
74LS93
CPA
R02R01
b
QAQBQCQD
CP
CPBCPA
74LS93
R01R02
QACPBCPA
QBQCQD74LS93
R01R02
解:
c图79
图a,状态转换顺序QDQCQB0120,是3进制计数器;
图b,状态转换顺序
QDQCQB01230,是4进制计数器;图c,是37进制计数器。
sevralgoup
mbthwi±cyxfzP23dqFG
f【711】图712所示为一个可变进制计数器。其中74LS138为3线8线译码器,当S11且S2S30时,进行译码操作,即当A2A1A0从000到111变化时,Y1Y7依次被选中而输出低电平。74LS153为四选一数据选择器。试问当MN为各种不同取值时,可组成几种不同进制的计数器?
简述理由。
74LS138
Y0Y1Y2Y3Y4Y5Y6Y7
B0B1B2
E3E2E1
D0
74LS153
D1LD2
D3
A0A1S
1
1
Q1
CPJC1
1KR
1
Q2
JC1
1KR
1
Q3
JC1
1KR
1
Q4
JC1
1KR
解:
图711
4个JK触发器构成二进制加法计数器,当计数到Q4Q3Q2Q110000时,74LS138满足使能条件,对Q3Q2Q1的状态进行译码,译码器的输出Y经过4选1数据选择器74LS153,在MN的控制下,被选中的Y信号,以低电平的形式对计数器清零。不同的MN即可改变图711所示电路的计数进制,具体见下表。
M进制N0八
sevralgoup
mbthwi±cyxfzP23dqFG
f00九11十四01十五1
sevralgoup
mbthwi±cyxfzP23dqFG
fr