全球旧事资料 分类
哈工大数字电子技术基础习题册2010答案67章
f第6章触发器
【61】已知由与非门构成的基本RS触发器的直接置“0”端和直接置“1”端的输入波形如图61所示,试画出触发器Q端和Q端的波形。
Rd
Sd
Q
Q
解:
图61
基本RS触发器Q端和Q端的波形可按真值
表确定,要注意的是,当Rd和Sd同时为“0”时,Q端和Q端都等于“1”。Rd和Sd同时撤消,即同时变为“1”时,Q端和Q端的状态不定。见图61
(b)所示,图中Q端和Q端的最右侧的虚线表
示状态不定。
Rd
Sd
Q
不定状态
Q
61(b)图
题61答案的波形图
【62】触发器电路如图62a所示,在图b
中画出电路的输出端波形,设触发器初态为“0”。
Q
Q
Rd
Sd
Q
Rd
Sd
Q
a
b
图62
sevralgoup
mbthwi±cyxfzP23dqFG
fsevralgoup
mbthwi±cyxfzP23dqFG
f【64】分析图64所示电路,列出真值表,
写出特性方程,说明其逻辑功能。
Q
Q
D
CP
图64
解:
1.真值表CP0时,保持;CP1时,如下
表)
D
Q
Q
1
000010101111
2.特性方程Q
1D
3.该电路为锁存器(时钟型D触发器)。
CP0时,不接收D的数据;CP1时,把数据锁存,但该电路有空翻。
【65】试画出在图65所示输入波形的作用下,上升和下降边沿JK触发器的输出波形。设触发器的初态为“0”。
CP
JK
sevralgoup
mbthwi±cyxfzP23dqFG
f图65
解:
见图65b所示。
CP
CP
J
J
K
K
Q
Q
图65b
【66】试画出图P66a所示电路,在图66b给定输入下的Q端波形,设触发器初态为“0”。
1J
Q
CP
CP
C1
D
D
1K
Q
Q
a
b
图66
解:见图66b所示。
CPDQ
图66b
【67】根据特性方程,外加与非门将D触发器转换为JK触发器,应如何实现?若反过来将JK触发器转换为D触发器,应如何实现?
解:JK触发器特性方程Q
1JQ
KQ
D触发器特性方程Q
1D
D触发器转换为JK触发器DJQ
KQ
JQ
KQ

图67(a)所示。
sevralgoup
mbthwi±cyxfzP23dqFG
fJK触发器转换为D触发器,JDKD如图67(b)所示。
(b)

a

图67
【68】电路如图68a所示,触发器为维持阻塞型D触发器,各触发器初态均为“0”。
1.在图b中画出CP作用下的Q0Q1和Z的波形;
2.分析Z与CP的关系。
FF0
FF1
1D
Q0Q
Q1
1D
Q
C1
C1
CP
R
Q
Q0
Q1
CP
Z
Z
a
b
图68
解:1、CP作用下的输出Q0Q1和Z的波形如下图;2、Z对CP三分频。
sevralgoup
mbthwi±cyxfzP23dqFG
fQ1
DQ
DQ
Q2
CP
Q1
Q
RdQ
CP
Q2
Z1Z
【69】电路如图69a所示,试在图b中
画出给定输入波形作用下的输出波形,各触发器
的初态均为“0”;根据输出波形,说明该电路r
好听全球资料 返回顶部