全球旧事资料 分类
精品文档
华中科技大学计算机学院
《数字电路与逻辑设计》试卷A(闭卷)
班级
学号
姓名
成绩
一.单项选择题(每题1分,共10分)
1.表示任意两位无符号十进制数需要()二进制数。
A.6B.7
C.8
D.9
2.余3码10001000对应的2421码为()。
A.01010101B10000101C10111011
D11101011
3.补码1.1000的真值是()。
A.10111
B10111
C01001
D01000
4.标准或与式是由()构成的逻辑表达式。
A.与项相或B最小项相或C最大项相与D或项相与
5根据反演规则,FACCDEE的反函数为()。
AFACCDEE
BFACCDEE
CFACCDEE
DFACCDEE
6.下列四种类型的逻辑门中,可以用()实现三种基本运算。
A与门
B或门
C非门
D与非门
7.将D触发器改造成T触发器,图1所示电路中的虚线框内应是()。
A或非门
图1
B与非门
C异或门
D同或门
8.实现两个四位二进制数相乘的组合电路,应有()个输出函数。
A.8
B9
C10
D11
9.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为()。
A.JK00
BJK01
CJK10
DJK11
10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要()
个异或门。
A.2
B3
C4
D5
二.判断题(判断各题正误,正确的在括号内记“∨”错误的在括号内记“×”
并在划线处改正。每题2分,共10分)
1.原码和补码均可实现将减法运算转化为加法运算。
()
精品文档
f精品文档
2.逻辑函数FABCM13467则FABCm025。()
3.化简完全确定状态表时,最大等效类的数目即最简状态表中的状态数目。()
4.并行加法器采用先行进位(并行进位)的目的是简化电路结构。()5图2所示是一个具有两条反馈回路的电平异步时序逻辑电路。
图2
三.多项选择题从各题的四个备选答案中选出两个或两个以上正确答案,并将
其代号填写在题后的括号内,每题2分,共10分
1.小数“0”的反码形式有(
)。
A.0.0……0;
B.1.0……0;
C.0.1……1;
D.1.1……1
2.逻辑函数FAB和GA⊙B满足关系(
)。
AFGBFGCFGDFG1
3.若逻辑函数FABCm1236GABCm023457则F和G
相“与”的结果是(
)。
A.m2m3
B.1
C.AB
D.AB
4.设两输入或非门的输入为x和y,输出为z,当z为低电平时,有(
)。
A.x和y同为高电平;
B.x为高电平,y为低电平;
C.x为低r
好听全球资料 返回顶部