第3部分理论知识复习题
基本概念
数字电路基础
一、
12345
判断题(将判断结果填入括号中。正确的填“√”,错误的填“×”:)
数字信号是由连续变化的模拟信号采样得到的。要构成5进制计数器,至少需要3个触发器,其无效状态有3个。十进制数(25)D转换为二进制数为(11001)B。逻辑变量只有两个值,即0和1,两者并不表示数量的大小。()()()()
某三个变量逻辑函数F,若以ABC的顺序列真值表,表中F1的个数为5个。若以CBA的顺序列真值表,则表中F1的个数为4个。()()()()()()
6789
逻辑代数运算与普通代数运算的运算规则相同。无关项就是指取值一定为零的最小项。组合逻辑电路通常由门电路组合而成。组合电路的结构特点是输入信号单向传输的,电路中不含反馈回路。
10奇校验位的值是其余各数据位的异或运算。
11由于门电路平均延迟时间的差异,使信号从输入经不同的通路传输到输出级的时间不同,这样可能导致逻辑电路的错误输出,这种现象称为竞争冒险。()
12锁存器对脉冲电平敏感,在时钟脉冲的电平作用下改变状态,而触发器对脉冲边沿敏感,其状态只有在时钟脉冲的上升沿或下降沿的瞬间改变。13IP核的重用是设计人员赢得迅速上市时间的主要策略。()()
14IP应具有多种工艺下的可用性,提供各种库的综合脚本,可以移植到新的技术。)(15规划和制定设计规范不属于IP设计的主要流程之一。16IP的验证必须是完备的,具有可重用性的。()()
17可再用IP是着眼于按各种再使用标准定义的格式和快速集成的要求而建立的,便于移植,更重要的是有效集成。()
18国内IP市场相对落后的原因是IP使用公司的规模太小因而很难承受高昂的IP使用费用。19EDA技术的发展主要经过了CAD、CAE、ESDA这3个发展阶段。()()
20电子系统级(ESL)设计主要分3步走,首先是功能设计,其次是基于应用的结构设计,最后是基于平台的结构设计。()
21动态验证是通过观察电路模型在外部的激励信号作用下的实时响应来判断该电路
f系统是否实现了预期功能。
()
22静态时序分析工具通过路径计算延迟的总和,并比较相对于预定义时钟的延迟,它仅关注时序间的相对关系而不是评估逻辑功能。()
23从硬件的行为描述转换到硬件电路,这种自动产生硬件电路的过程称为综合。)(24内建自测试的基本思想是电路自己生成测试向量,而不是要求外部施加测试向量,它依靠自身来决r