微机原理与接口技术(楼顺天第二版)习题解答
第6章总线及其形成
61答:内存储器按其工作方式的不同,可以分为随机存取存储器(简称随机存储器或RAM)
和只读存储器(简称ROM)。
随机存储器。随机存储器允许随机的按任意指定地址向内存单元存入或从该单元取出信
息,对任一地址的存取时间都是相同的。由于信息是通过电信号写入存储器的,所以断电时
RAM中的信息就会消失。计算机工作时使用的程序和数据等都存储在RAM中,如果对程序或
数据进行了修改之后,应该将它存储到外存储器中,否则关机后信息将丢失。通常所说的内
存大小就是指RAM的大小,一般以KB或MB为单位。
只读存储器。只读存储器是只能读出而不能随意写入信息的存储器。ROM中的内容是由
厂家制造时用特殊方法写入的,或者要利用特殊的写入器才能写入。当计算机断电后,ROM
中的信息不会丢失。当计算机重新被加电后,其中的信息保持原来的不变,仍可被读出。ROM
适宜存放计算机启动的引导程序、启动后的检测程序、系统最基本的输入输出程序、时钟控
制程序以及计算机的系统配置和磁盘参数等重要信息。
62答:存储器的主要技术指标有:存储容量、读写速度、非易失性、可靠性等。63答:在选择存储器芯片时应注意是否与微处理器的总线周期时序匹配。作为一种保守的估计,在存储器芯片的手册中可以查得最小读出周期tcycRReadCycleTime和最小写周期tcycWWriteCycleTime。如果根据计算,微处理器对存储器的读写周期都比存储器芯片手册中的最小读写周期大,那么我们认为该存储器芯片是符合要求的,否则要另选速度更高的存储器芯片。
8086CPU对存储器的读写周期需要4个时钟周期一个基本的总线周期。因此,作为一种保守的工程估计,存储器芯片的最小读出时间应满足如下表达式:
tcycR<4T-tda-tD-T其中:T为8086微处理器的时钟周期;tda为8086微处理器的地址总线延时时间;tD为各种因素引起的总线附加延时。这里的tD应该认为是总线长度、附加逻辑电路、总线驱动器等引起的延时时间总和。同理,存储器芯片的最小写入时间应满足如下表达式:
tcycW<4T-tda—tD—T64答:全地址译码、部分地址译码和线选。全地址译码方式下CPU地址总线的所有地址
均参与存储单元的地址译码,存储单元地址唯一;部分地址译码方式和线选方式下CPU地
址总线的有一些地址信号没有参与译码,则取0或取1均可,所以存储器的存储单元地址不
唯一,有重复。
65答:数据总线的低8位接偶存储体,高8位接奇存储r