速度最快。A.全互锁;B.半互锁;C.不互锁。D.以上都不是34.一个512KB的存储器,其地址线和数据线的总和是___C___。A.17;B.19;C.27。D.32
f35.设寄存器内容为80H,若它对应的真值是127,则该机器数是____B_____A.原码;B.补码;C.反码;D.移码。36.下列叙述中是正确的。___C____A.程序中断方式中有中断请求,DMA方式中没有中断请求;B.程序中断方式和DMA方式中实现数据传送都需中断请求;C.程序中断方式和DMA方式中都有中断请求,但目的不同;D.DMA要等到指令周期结束时才进行周期窃取。37.设机器数字长为32位,一个容量为16MB的存储器,CPU按半字寻址,其寻址范围是。_____B___A.224;B.223;C.222;D.221。38.在浮点机中,判断补码规格化形式的原则是___C___。A.尾数的第一数位为1,数符任意;B.尾数的符号位与第一数位相同;C.尾数的符号位与第一数位不同;D.阶符与数符不同。39.IO与主主机交换信息的方式中,DMA方式的特点是__C____。A.CPU与设备串行工作,传送与主程序串行工作;B.CPU与设备并行工作,传送与主程序串行工作;C.CPU与设备并行工作,传送与主程序并行工作;D.CPU与设备串行工作,传送与主程序并行工作。40.若9BH表示移码(含1位符号位).其对应的十进制数是___B___。A.27;B.27;C.101;D.101。二、填空类型题1.设浮点数阶码为8位(含1位阶符),尾数为24位(含1位数符),则32位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为二的127次方乘以(12的23次方分之一),最小正数为2的负127次方2的负23次方,最大负数为2的127次方2的23次方分分之一),最小负数为2的127次方(12的23次方分之一)。2.一个总线传输周期包括申请分配阶段、寻址阶段、传输阶段和结束阶段,四个阶段。3.CPU采用同步控制方式时,控制器使用机器周期和节拍组成的多极时序系统。
4.在组合逻辑控制器中,微操作控制信号由指令操作码、时序和状态条件决定。可直接寻址的范围是C,一次间址的范围是D。
5.影响流水线断流的三种相关是__结构相关_、数据相关和_控制相关_。6.在写操作时,对Cache与主存单元同时修改的方法称作写直达法,若每次只暂时写入Cache,直到替换时才写入主存的方法称作写回法。
f7.IO的编址方式可分为不统一编址和统一编址两大类,前者需有独立的IO指令,后者可通过访存指令和设备交换信息。8.变址寻址和基址寻址的区别是:在基址寻址中,基址寄存器提供基地址,指令提供偏移量;而r