全球旧事资料 分类
要通电,然后按图依次连接,连好后仔细检查没有问题再通电,连好一个单元测试一个单元,逐次完成,然后再将各单元连接起来,两块板之间用接插件连接。特别注意集成块不要接反!
八、设计报告内容设计原理思路:数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与
标准时间一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。数字电子钟由以下几部分组成:石英晶体振荡器和分频器组成的秒脉冲发生器;校对电路;六十进制秒、分计数器、二十进制时计数器;以及秒、分、时的译码显示部分等。
各部分原理:十进制同步加法计数器
CD4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器。每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发。若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CLOCK信号上升沿触发,触发信号由CLOCK端输入,ENABLE端置“1”。RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数。
CD4518采用并行进位方式,只要输入一个时钟脉冲,计数单元Q1翻转一次;当Q1为1,Q4为0时,每输入一个时钟脉冲,计数单元Q2翻转一次;当Q1Q21时,每输入一个时钟脉冲Q3翻转一次;当Q1Q2Q31或Q1Q41时,每输入一个时钟脉冲Q4翻转一次。这样从初始状态(“0”态)开始计数,每输入10个时钟脉冲,计数单元便自动恢复到“0”态。若将第一个加计数器的输出端Q4A作为第二个加计数器的输入端ENB的时钟脉冲信号,便可组成两位8421编码计数器,依次下去可以进行多位串行计数。
f译码器
CD4543是一个用于驱动共阴极LED(数码管)显示器的BCD码七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。
时间计数器电路
(1)秒计数器秒的个位计数单元为10进制计数器,当QDQCQBQA变成1010时,通过与非门把它的清零端变
成0,计数器的输出被置零,跳过1011到1111的状态,又从0000开始,如此重复。秒的十为计数单元为6进制,当QDQCQBQA变成0101时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过0110到1111的状态,又从0000开始,如此就是60进制。同时秒十位上的0101时,要把进位信号传输给“分”个位的计数单元。(2)分计数器
分的个位和十位计数单元的r
好听全球资料 返回顶部