全球旧事资料 分类
文档来源为从网络收集整理word版本可编辑欢迎下载支持
计算机组成原理实验报告
实验名称双端口存储器实验专业
软件工程学院计算机与软件学院
姓名徐振兴班级(2)学号069指导老师
任勇军
实验日期
得分
一、实验类别
原理性分析性
二、实验目的
⑵了解双端口静态存储器IDT7132的工作特性及其使用方法;
⑵了解半导体存储器怎样存储和读取数据;
⑶了解双端口存储器怎样并行读写;
⑷熟悉TEC8模型计算机中存储器部分的数据通路。
三、实验设备
⑴TEC8实验系统1台
⑵双踪示波器1台
⑵直流万用表1块
⑷逻辑测试笔(在TEC8实验台上)1支
四、实验电路
双端口RAM电路由1片IDT7132及少许附加电路组成,存放程序和数据。IDT7132
有2个端口,一个称为左端口,一个称为右端口。2个端口各有独立的存储器地址线、
数据线和3个读、写控制信号:CE、RW和OE,可以同时对器件内部的同一存储体
同时进行读、写。IDT7132容量为2048字节,TEC8实验系统只使用64字节。
在TEC8实验系统中,左端口配置成读、写端口,用于程序的初始装入操作,从
存储器中取数到数据总线DBUS,将数据总线DBUS上的数写入存储器。当信号MEMW为
1时,在T2为1时,将数据总线DBUS上的数D7~D0写入AR7~AR0指定的存储单
元;当MBUS信号为1时,AR7~AR0指定的存储单元的数送数据总线DBUS。右端口设
置成只读方式,从PC7~PC0指定的存储单元读出指令INS7~INS0,送往指令寄存器
IR。
程序计数器PC由2片GAL22V10(U53和U54)组成。向双端口RAM的右端口提
供存储器地址。当复位信号CLR为0时,程序计数器复位,PC7~PC0为00H。当信号
LPC为1时,在T3的上升沿,将数据总线DBUS上的数D7~D0写入PC。当信号PCINC
为1时,在T3的上升沿,完成PC加1。当PCADD信号为1时,PC和IR中的转移
偏量(IR3~IR0)相加,在T3的上升沿,将相加得到的和写入PC程序计数器。
地址寄存器AR由1片GAL22V10(U58)组成,向双端口RAM的左端口提供存储
器地址AR7~AR0。当复位信号CLR为0时,地址寄存器复位,AR7~AR0为00H。当信
号LAR为1时,在T3的上升沿,将数据总线DBUS上的数D7~D0写入AR。当信号
ARINC为1时,在T3的上升沿,完成AR加1。
指令寄存器IR是1片74273(U47),用于保存指令。当信号LIR为1时,在T3的
上升沿,将从双端口RAM右端口读出的指令INS7~INS0写入指令寄存器IR。
数据开关SD7~SD0用于设双端口RAM的地址和数据。当信号SBUS为1时,数
SD7~SD0送往数据总线DBUS。
本实验中用到r
好听全球资料 返回顶部