的电阻构成,分别给A1和A2提供参考电平23VCC和13VCC。A1和A2的输出端控制RS触发器状态和放电管开关状态。当输入信号自6脚输入大于23VCC时,触发器复位,3脚输出为低电平,放电管T导通;当输入信号自2脚输入并低于13VCC时,触发器置位,3脚输出高电平,放电管截止。4脚是复位端,当4脚接入低电平时,则V00;正常工作时4接为高电平。5脚为控制端,平时输入23Vcc作为比较器的参考电平,当5脚外接一个输入电压,即改变了比较器的参考电平,从而实现对输出的另一种控制。如果不在5脚外加电压通常接001μF电容到地,起滤波作用,以消除外来的干扰,确保参考电平的稳定。
图25555定时器的结构图及引脚图
f秒脉冲发生器的电路图如下:
图26秒脉冲发生电路
223循环控制电路
还是采用我们方法,把秒十位上的数提出来作为循环控制系统的输入信号,秒位
上的都是相同的,可以不管。我们的目标是把秒十位上输出的二进制数转化成两
位三个数:
So
S1
状态
1
0
右移
f1
1
闪烁
0
1
左移
5
0101
4
0100
3
0011
2
0010
1
0001
0
0000
表21循环控制电路分析
为了设计出相应的逻辑电路图,我们可以采用组合逻辑电路的设计方法,画出其真值表如下:
QCQB
QA
S0
S1
0
0
0
1
1
0
0
1
0
1
0
1
0
0
1
0
1
1
1
1
1
0
0
1
0
1
0
1
1
0
1
1
0
X
X
1
1
1
X
X
表22循环控制电路逻辑图
于是可得S0为QA和QB的异或再与QC相或,S1为QC的反。现在我们把
192的QA、QB接上一个异或门,QC接上一个反相器,然后把它们出来的信号接到一个与非门后再接到So端,把反相器出来的信号输入到S1端;这样就实现了上述要求。当我们开机时,计数器时被清零的,QA、QB、QC没有输出,这时输出的是000,194的So、S1为11,移位寄存器置数为0010。当192输出的是0101时,So、S1为10,移位寄存器右移动作,因为So、S1的两端接一个与非门出1,再通过一个接在194QB端的与门,结果输出来到发光二极管的还是高电平(如下图所示);从节点46输出,经过反相器到达节点48的是低电平与门U28没有输出脉冲,所以194做右移直到下一个状态的到来。显然当192的输出是0100是也是一样的。当输出是0011时,So、S1的状态是11,194处于并行置数,其QB
f端输出一个高电平1,与此同时,从So、S1输出的两个1进入与非门U27,但是在节点46是一个低电平0,所以节点44没有高电平输出。而节点46为高电平1,这时通过U28的脉冲信号可以输出了,与U28的或门U22、U23、U24、U25、U26就可以输出脉冲信号到发光二极r