个状态。清零端是低电平有效。
2同步置数功能当(LD的非)为有效电平时,计数功能被禁止,在CP脉冲上升沿作用下
D0D3的数据被置入计数器并呈现在Q0Q3端。若接成七进制计数器,控制数端的信号是N(7)状态,如在D0D3置入0000,则在Q0Q3端呈现的数据就是0110。
引脚图:
9
f百度文库好好学习,天天向上
74LS160的内部结构图:
74LS160的真值表:
10
f百度文库好好学习,天天向上
74LS138译码器电路结构及其功能
译码器
译码器是组合逻辑电路的一个重要器件,其可以分为:变量译码器和显示译码两类。
变量译码一般是一种较少输入变为较多输出的器件,一般分为2
译码器和8421BCD译码器两类。
显示译码主要解决二进制数显示成对应的十、或十六进制数的转换功能,一般其可以分为驱动LED和驱动LCD两类。
三线八线译码器(74LS138)
三线八线译码器74LS138是中规模集成电路的组合逻辑部件。概念:译码器是一种多输出组合逻辑部件,它能将
个输入端变换成2
个输出函数,并且每个输出函数对应于
个输入变量的一个最小项。当输出函数的个数m2
时,该译码器称为完全译码器,又叫做“二进制译码器”,当m2
时,该译码器称为不完全译码器。二进制译码器具有
个输入端,2
个输出端和一个(或多个)使能端。A0A2:地址输入端
11
f百度文库好好学习,天天向上
STA(E1):选通端STB(E2)、STC(E3):选通端(低电平有效)Y0Y7:输出端(低电平有效)VCC:电源正GND:地A0A2对应Y0Y7;A0A1A2以二进制形式输入,然后转换成十进制,对应相应Y的序号输出低电平,其他均为高电平;
74LS138功能:
三线八线译码器74LS138是完全译码器,它有三个输入端八个输出端和三个使能端。它的输出是低电平
有效,即在使能端时,所有输出信号中只有一个为0的有效信号,对应为一个
最小项mi和反mi,其余皆为1的无效信号。
74LS138译码器真值表:
输入
输出
STSTSTA2A1A0Y0Y1Y2Y3Y4Y5Y6Y7
A
B
C
×
H
×
×
×
×
H
H
H
H
H
H
H
H
×
×
H
×
×
×
H
H
H
H
H
H
H
H
L
×
×
×
×
×
H
H
H
H
H
H
H
H
H
L
L
L
L
L
L
H
H
H
H
H
H
H
H
L
L
L
L
H
H
L
H
H
H
H
H
H
H
L
L
L
H
L
H
H
L
H
H
H
H
H
H
L
L
L
H
H
H
H
H
L
H
H
H
H
H
L
L
H
L
L
H
H
H
H
L
H
H
H
12
f百度文库好好学习,天天向上
H
L
L
H
L
H
H
H
H
H
H
L
H
H
H
L
L
H
H
L
H
H
H
H
H
H
L
H
H
L
L
H
H
H
H
H
H
H
H
H
H
L
74LS138译码器电路
(74LS138译码电路)74LS138译码器内部电路:
13
f百度文库好好学习,天天r