共享知识分享快乐
盛年不重来,一日难再晨。及时宜自勉,岁月不待人。
数据采集处理和控制系统设计
一课程设计要求
1基本DSP硬件系统设计要求①基本DSP硬件系统以TMS320C54x系列为核心处理器,包括最小系统、存
储器扩展、显示器、键盘、AD、DA等电路模块;②硬件设计画出主要芯片及电路模块之间的连接即可,重点考查电路模块方
案设计与系统地址分配;③设计方案以电路示意图为主,辅以必要的文字说明。
2基本软件设计要求①看懂所给例程,画出例程输出波形示意图;②修改例程程序,使之输出其它波形,如方波、三角波、锯齿波等均可;③设计方案以程序实现为主,辅以必要的文字说明。
3课程设计报告要求①硬件系统设计:设计思路、设计系统功能、主要芯片选型及使用方法、设
计方案说明、电路示意图②软件系统设计:示例程序功能解读及输出波形示意图、设计软件功能、设
计思路、实现源码(带程序注释)③报告总结
二系统分析
利用实验箱的模拟信号产生单元产生不同频率的信号,或者产生两个频率的信号的叠加。在DSP中采集信号,并且对信号进行频谱分析,滤波等。通过键盘或者串口命令选择算法的功能,将计算的信号频率或者滤波后信号的频率在LCD上显示。主要功能如下:
1对外部输入的模拟信号采集到DSP内存,会用CCS软件显示采集的数据波形。
2对采集的数据进行如下算法分析:①频谱分析:使用fft算法计算信号的频率。②对信号进行IIR滤波或FIR滤波,并且计算滤波前后信号的频率。③外部键盘或者从计算机来的串口命令选择算法功能,并且将结果在LCD上显示。
绘制出DSP系统的功能框图、使用AD(AltiumDesig
er)绘制出系统的原理图和PCB版图。
在DSP中采集信号,用CCS软件显示采集的数据波形,以及对采集的数据进行算法分析。
三硬件设计
31硬件总体结构
卑微如蝼蚁、坚强似大象
fCLKS
Power73HD3XX
复位电路
TMS32054X
RESET
共享知识分享快乐
D150
16
A190
20
CONTROL
11
1MX16BITFLASH
WEOE
CE
XDS510JTAG
16
32DSP模块设计
33电源模块设计
卑微如蝼蚁、坚强似大象
f共享知识分享快乐
将5V电源电压转换为33V和16V电源34时钟模块设计
此处由外部晶振提供时钟信号
35存储器模块设计DSP上只有一个读写控制信号引脚,而FLASH有两个引脚,将读、写分开,
卑微如蝼蚁、坚强似大象
f共享知识分享快乐
故在OE上接一个非门电路,实现高时读,低时写。FLASH上的地址线和数据线与DSP上的地址线、数据线相连36JATG模块设计
37TMS320VC5416最小系统PCB版图
板上包括r