字是a60b6062c6265d65a仅i、iii、ivb仅i、iii、vc仅ii、iii、ivd仅iii、iv、v11.对一待排序序列分别进行折半插入排序和直接插入排序,两者之间可能的不同之处是a排序的总趟数b元素的移动次数c使用辅助空间的数量d元素之间的比较次数12.假定基准程序a在某计算机上的运行时间为100秒,其中90秒为cpu时间,其余为io时间。若cpu速度提高50,io速度不变,则运行基准程序a所耗费的时间是a55秒b60秒
fc65秒d70秒13.假定编译器规定i
t和short类型长度占32位和16位,执行下列c语言语句u
sig
edshortx65530u
sig
edi
tyx得到y的机器数为3a00007ffab0000fffacffff7ffadfffffffa14.float类型(即ieee754单精度浮点数格式)能表示的最大正整数是a21262103b21272104c21272103d2128210415.某计算机存储器按字节编址,采用小端方式存放数据。假定编译器规定i
t和short型长度分别为32位和16位,并且数据按边界对齐存储。某c语言程序段如下:structi
tacharbshortcrecordrecorda273若record变量的首地址为0xc008,则低至0xc008中内容及recordc的地址分别为a0x00、0xc00db0x00、0xc00ec0x11、0xc00dd0x11、0xc00e16.下列关于闪存(flashmemory)的叙述中,错误的是a信息可读可写,并且读、写速度一样快b存储元由mos管组成,是一种半导体存储器c掉电后信息不丢失,是一种非易失性存储器d采用随机访问方式,可替代计算机外部存储器17.假设某计算机按字编址,cache有4个行,cache和主存之间交换的块为1个字。若cache的内容初始为空,采用2路组相联映射方式和lru替换算法。当访问的主存地址依次为0482068648时,命中cache的次数是a1b2c3d4
f18.某计算机的控制器采用微程序控制方式,微指令中的操作控制字段采用字段直接编码法,共有33个微命令,构成5个互斥类,分别包含7、3、12、5和6个微命令,则操作控制字段至少有a5位b6位c15位d33位20.下列关于usb总线特性的描述中,错误的是19.某同步总线的时钟频率为100mhz,宽度为32位,地址数据线复用,每传送一次地址或者数据占用一个时钟周期。若该总线支持突发(猝发)传输方式,则一次“主存写”总线事务传输128位数据所需要的时间至少是a20
sb40
sc50
sd80
s4a可实现外设的即插即用和热拔插b可通过级联方式连接多台外设c是一种通信总线,连接不同外设d同时可传输2位数据,数据传输率高21.下列选项中,在io总线的数据线上传输的信息包括iio接口中r