电平,输出端输出为低电平。触发时:触发信号加在触发端,比较器2输出低电平,锁存器置1,输出端输出高电平。电源通过电阻R6向电容C2充电,暂稳态开始。经过一个小的延迟时间,触发信号消失,触发端为高电平。暂稳态结束时:随着电容的充电,当时间达到15s的时候,电容两端电压为23VCCTHR和THI为13VCC,此时输出变为低电平。时间常数有t11RC可以求得。取C510
F,C247uF,R629MΩ。
f图6定时电路
f图7555部原理图和逻辑图(5)计数译码显示这部分电路主要要完成对方波脉冲计数,将计数结果译码显示出来的功能。对于这部分电路,有很多方案都可以实现这个功能,而且电路都很相似,对于计数器,选择曾在这个学期做过的电子技术实验中多次用到的十进制计数器74LS160。电路如图8所示。
图8计数与显示芯片使用说明:74LS160逻辑功能测试74LS160是中规模集成同步十进制加法计数器,具有异步清零和同步预置数的功能。使用74LS160通过置零法或置数法可以实现任意进制的计数器。其引脚图见图9。先对74LS160的基本功能进行测试,并将计数器的工作状态填入表9中。
①异步清零:当RD=0时,Q0=Q1=Q2=Q3=0。②同步预置:当LD=0时,在时钟脉冲CP上升沿作用下,Q0=D0,Q1=D1,Q2=D2,Q3=D3。
f③锁存:当使能端EPET=0时,计数器禁止计数,为锁存状态。
④计数:当使能端EP=ET=1时,为计数状态。
表974LS160的逻辑功能表
时钟CP异步清除同步置数
EP
ET
RD
LD
×
0
×
×
×
↑
1
0
×
×
×
1
1
0
1
×
1
1
×
0
↑
1
1
1
1
工作状态
清零预置数
保持保持(但C0
送数
图974LS160引脚图
五、性能的测试
本次课程设计中是利用函数信号发生器,使用正弦波模拟人体脉搏跳动。如图10所示。
图10函数信号发生器
f1放大电路测试在本次课程设计中,由于传感器电阻大,所以需要放大电路,放大电路的电
路图为图11所示,波形图如图12所示
图11放大电路
图12放大前与放大后的波形对比(A通道为信号源波形,B通道为放大后波形)
(2)倍频电路测试
f四倍频电路:原理图如图13所示,其工作原理为:当a点为低电平稳定时,b点为0。
abc0。当a由低变高时,第一个异或输出为高。给电容充电,b点电压逐渐升高,当电压达到异或门的阈值电压2V时,c点为低。高电平时间由R1,C1的值共同确定。当a点由高到低时,b点电压不变,且电容开始放电,此时,abc点电位为高,直到电容放电致电压小于2V,c点跳变为低。整个过程组成一个二倍频电路,两个二倍频电路构成r