全球旧事资料 分类
学号:0708190234
姓名:宋哲辉
VHDL语言与数字逻辑电路论文
院系:院系:能源与动力工程学院学号:学号:0708190234姓名:姓名:宋哲辉
15
f学号:0708190234
姓名:宋哲辉
硬件描述语言VHDL的发展
VHDL的英文全写是:VHSIC(VeryHighSpeedI
tegratedCircuitHardwareDescriptio
La
guage)翻译成中文就是超高速集成电路硬件描述语言,诞生于1982年。1987年底,VHDL被IEEE和美国国防部确认为标准硬件描述语言。IEEE公布了VHDL的标准版本,自IEEE1076(简称87版之后,各EDA公司相继推出了自己的VHDL设计环境,或宣布自己的设计工具可以和VHDL接口。此后VHDL在电子设计领域得到了广泛的认可,并逐步取代了原有的非标准的硬件描述语言。1993年,IEEE对VHDL进行了修订,从更高的抽象层次和系统描述能力上扩展VHDL的内容,公布了新版本的VHDL,即IEEE标准的10761993版本,(简称93版)。现在,VHDL和Verilog作为IEEE的工业标准硬件描述语言,又得到众多EDA公司的支持,在电子工程领域,已成为事实上的通用硬件描述语言。有专家认为,在新的世纪中,VHDL将承担起大部分的数字系统设计任务。VHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言。VHDL主要用于描述数字系统的结构、行为、功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分及端口和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。这种将设计实体分成内外部分的概念是VHDL系统设计的基本点。一、VHDL语言的特点硬件描述语言,是利用一种人和计算机都能识别的语言来描述硬件电路的功25
f学号:0708190234
姓名:宋哲辉
能,信号连接关系及定时关系,比电路原理图更能表示硬件电路的特性。本小节将传统的电子设计技术和VHDL设计方法进行对比,介绍VHDL语言的特点。1传统的硬件设计方法。传统的硬件设计中,手工设计占了较大的比例。具有如下几个特征:1采用自底向上的设计方法。自底向上的设计方法的特点是在整个逐级设计和测试过程中,始终必须顾及具体目标器件的技术细节。2采用通用r
好听全球资料 返回顶部