全球旧事资料 分类
数字电子钟论文数字钟论文
基于Multisim9的数字电子钟设计与仿真
摘要数字电子钟广泛应用于各个公共场所其电路设计的一般方法是连线多而杂不便于理解其电路构成。利用中规模集成电路设计了数字电子钟由于采用了层次电路设计方法将其分成各个单元电路设计成层次块最后将各层次块连线成整机电路连线美观便于理解各单元电路功能其整机电路功能也一目了然。关键词数字电子钟层次电路Multisim9集成电路Desig
a
dSimulatio
oftheDigitalElectro
icClockBasedo
Multisim9LUOYi
gxia
gSchoolofPhysicsa
dElectro
icE
gi
eeri
gCho
gqi
gThreeGorgesU
iversityCho
gqi
g404000Chi
aAbstractDigitalelectro
icclockiswidelyusedi
variouspublicplacesthege
eralmethodsofcircuitdesig
maketheco
ectio
complexa
daredifficulttou
dersta
dco
structio
ofthecircuitThedigitalelectro
icclockisdesig
edbymediumscalei
tegratedcircuitsthehierarchicalcircuitdesig
methodisusedtodividvariouscelllevelcircuitdesig
i
toblocksco
ectblocksofalllevelsi
tothemachi
ecircuitIthasartisticco
ectio
a
diseasytou
dersta
deachu
itcircuitfu
ctio
sKeywordsdigitalelectro
icclockhierarchicalcircuitMultisim9i
tegratedcircuit
f数字电子钟是用数字集成电路构成并有数字显示特点的一种现代计数器与传统的机械计时器相比它具有走时准、显示直观、无机械磨损等因而广泛应用于车站、码头、商店等公共场所。目前数字电子钟的设计主要是采用计数器等集成电路构成由于所用集成电路多连线杂乱不便阅读。本文采用层次电路设计将各单元电路设计成层次电路这样每个单元电路和整体电路连线一目了然既美观也便于阅读还有利于团队设计因每一层次电路为一独立电路便于独立设计和修改。1设计任务1电子钟能显示“时”、“分”、“秒”2能够实现对“时”、“分”、“秒”的校时。2整机框图数字电子钟主要由秒信号发生器、“时、分、秒”计数器、译码显示器、校时电路等组成。秒信号发生器主要由石英晶体振荡器或555振荡器分频后得到秒、分都是60进制故由60进制计数器构成时为24进制即由24进制计数器构成显示部分由译码和数码显示构成校时电路由门电路和开关等构成。整机框图如图1所示。图1数字电子钟整机框图3各部分电路设计31秒、分、时计数器秒、分计数采用60进制计数器时采用24进制计数器。它们都是8个BCD码输出1个进位输出1个时钟脉冲输入。在设计层次电路时皆可设计为1个输入端9个输出端。在Multisim仿真软件中执行PlaceNewHierachical
fBlock命令在file
ameofr
好听全球资料 返回顶部