,对于改良和提高秒表的设计是很有益处的。集成电路型的设计有模拟电路和数字电路两种设计,它们都是用晶体管或者一定的饮片来进行设计的。
1
f电子秒表
今年来,随着计算机技术和半导体技术的发展,传统的硬件电路设计方法已大大落后于当今技术的发展。一中崭新的、采用硬件描述语言的硬件电路设计方法已经兴起,硬件描述语言是电子设计自动化领域的一次重大边个。EDA就是指以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具,通过有关的开发软件,自动完成用软件方式设计。
12电子秒表功能或性能
设计一个电子秒表,符合以下功能;1.具有启动和停止的功能,停止后秒表应保留所计时之值。2.具有清零功能。3.用数码管显示时间。
13电子秒表设计方案
设计一个电子秒表,能有启动和停止功能,停留后数值可以保留并且具有清零功能。方案一:方案一原理:利用74LS160,和多个门电路进行组合,总体思路利用6个10进制74LS160电路作为秒表各个位的计数器。因为在秒,分的高位只显示05,零的高位只显示02,故需要利用与非电路进行置零,而在小时显示的低位当高位为2时,低位只显示到3。故需要将小时的高地位各引出所需线路进行与非,达到小时显示为023的目的。各位的时钟信号都来自于前一位的进位(除秒表显示的低位外),其中分针的低位进位,时针的高低位进位皆为上一计数器通过与非连接而成。而其他进位为上一计数器的进位提供。为了实现清零功能,在各个计数器的时钟信号前连一个与门,与门的作用:连上一位的进位(即时钟信号)和一个可以调节成高电位或地电位的信号,通过此来实现清零功能。在秒的低位有一个开关,用于实现启动和停止功能,并使停止后秒表保留所计时之值。
2
f电子秒表
电子秒表
脉冲信号
计
数
显示所记时间
器
控制清零
方案一原理图
方案二:方案二与方案一原理近似,与一不同的是,方案一使用的置零法,而方案二使用置数法。本设计采用的是方案一,方案一所需导线少,电路稳定,性价比比较好
3
f电子秒表
第二章
21秒分计时电路
电子秒表电路设计
在秒分针电路中,低位都是由74LS160元件本身进行计数,并且当到10时,产生进位,供给高位脉冲,使高位进行计数。而秒像分,分向小时的进位则有与非门和非门提供,为了保证秒分高位在达到6时进行清零,在秒分高位74LS160计数器输出端连一非门,当输出为0110r