Q2Q1Q00110,利用0110反馈置0,使计数器返回初态。电路连接如下:
3用74LS90设计电路,要求输出信号为时钟频率的十分频,占空比为50。使输出信号为十分频,占空比为50,则利用74LS90的2进制计数部分和5进制计数部分联合实现。CP时钟信号出入CP1,Q3Q2Q1的输出实现五进制计数,让使
f输出000100,使Q3输出连接CP0输入口,当Q31即计数到5时,对2进制计数部分产生一次脉冲,两次2进制计数间隔为一周期5进制计数,实现十分频。Q0输出为十分频信号。电路连接如下:
4用74LS90实现12分频电路。因为单片74LS90只能实现十进制计数,所以需用两片74LS90实现十二分频。与十分频电路原理相似,要使输出十二分频信号,两次2进制计数间隔为1周期6进制计数。第一片构成六进制计数,当Q3Q2Q1Q00110即计数为6时,传递给第二片2进制计数部分一次脉冲信号,Q2Q1组成与门连接第二片的CP0输入端;同时反馈给第一片的置0端,使之返回计数初态。此时第二片Q0处输出信号为十二分频信号。电路连接如下:
五.实验结果:1用74LS90实现8421BCD十进制计数。其状态转换表如下表:
fQ30000000001
Q20000111100
Q10011001100
Q00101010101
Q3
10000000010
Q2
10001111000
Q1
10110011000
Q0
11010101010
2用74LS90实现六进制计数。其状态转换表如下表:Q3Q2Q1000000000001110011001
Q00101010
Q3
10000000
Q2
10001110
Q1
10110010
Q0
11010100
3用74LS90设计电路,要求输出信号为时钟频率的十分频,占空比为50。输出波形如下图:
其中通道A为函数发生器产生的原始CP脉冲,B通道为输出的十分频信号。
f4用74LS90实现12分频电路。输出波形如下图:
其中通道A为函数发生器产生的原始CP脉冲,B通道为输出的十二分频信号。
fr