湖南人文科技学院信息学院
VHDL语言与EDA技术课程考核项目设计报告
设计题目:专业:班级:学生姓名学号指导教师
调频信号发生器电子信息工程
2013级1班姚靖瑜何渡余建佳
134091121340911513409120姚毅
成
项
目
绩
评1、项目设计质量定2、项目设计答辩
2、设计报告书写及图纸规范程度
总成绩
权重
050302
组长
成绩成员一成员二
成员三
f摘要
本文介绍一种利用EDA技术和VHDL语言,在QuartusⅡ环境下,设计的一种调频信号发生器。EDA技术是以大规模可编程逻辑器件为设计载体以硬件描述语言为系统逻辑描述的主要表达方式,以计算机、大规模可编程逻辑器件的开发软件及实验开发系统为设计工具通过有关开发软件自动完成用软件的方式设计的电子系统到硬件系统实现最终形成集成电子系统或专用集成芯片的一门新技术。介绍一种基于DDS原理并采用FPGA芯片和VHDL开发语言设计的任意函数调频的任意波形信号发生器给出了设计方案和在GW48CK型EDA集成电路开发系统上实现的实验结果。
关键词调频;信号发生器;DDS;FPGA;VHDL;QuartusⅡ
f目录
前言21、方案论证与对比2
11方案一212方案二213两种方案的对比32、工作原理及流程图321DDS基本原理522基本流程图73、单元电路设计331MATLAB设计532QuartusII设计74、总体方案的设计错误未定义书签。5、调试与r