《CPLDFPGA原理及应用》设计报告
题学专班姓学目:院:业:级:名:号:简易信号发生器电子信息与电气工程学院电子信息工程
f2016年6月20日
引言
FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。以硬件描述语言(Verilog或VHDL)所完成的电路设计,可以经过简单的综合与布局,快速的烧录至FPGA上进行测试,是现代IC设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如触发器(Flip-flop)或者其他更加完整的记忆块。系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个电路试验板被放在了一个芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。FPGA一般来说比ASIC(专用集成电路)的速度要慢,实现同样的功能比ASIC电路面积要大。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,
f目录
第一章设计要求4第二章关于简易信号发生器4第三章设计思路4第四章设计内容及步骤5第五章顶层原理图的设计与步骤15第六章仿真17第七章对设计过程的总结(方案选择与调试)19第八章对设计的体会与感想20第九章参考文献21
f第一章设计要求
利用DDS原理通过DAC0832设计出能产生正弦波、锯齿波、三角波、方波等波形的简易信号发生器,要求频率可调。
第二章关于简易信号r