全球旧事资料 分类
130
现代电子技术综合实验电子秒表设计
学生姓名:学号:xxxxxxxxxxxx刘曦xxxxxxxx2015年5月
指导老师:学院:
提交时间:
摘要
本文介绍了使用VHDL开发FPGA的一般流程,重点介绍了电子秒表的设计。该设计以VHDL作为硬件开发语言,以ISE作为软件开发平台,准确地实现了秒表计数、清零、暂停等功能,并使用ModelSim仿真软件对VHDL程序实现了
f230
仿真,完成了综合布局布线,最终将程序下载到芯片Sparta
3A,测试结果良好。关键字:FPGAVHDLISEModelSim电子秒表
f330


第一章引言4第二章基于FPGA的VHDL设计流程421时间的概念及计时方法422VHDL语言简介4221VHDL语言特点4222VHDL语言优势623FPGA简介6231FPGA的主要特点6232FPGA的开发流程6第三章电子秒表的软件开发环境631ModelSim简介7311ModelSim的特点732ISE简介7第四章电子秒表的设计与实现741实验任务942实验条件943系统需求和解决方案944各模块的实现9441分频器104411分频得到1KHz的时钟信号104412分频得到100Hz的时钟信号10442输入控制电路114421防抖电路114422控制电路11443计数模块124431十进制计数器r
好听全球资料 返回顶部