全球旧事资料 分类

时计数器
分计数器
秒计数器
时钟校准
振荡器
分频器
秒脉冲
数字电子钟系统框图四、课程设计的电路设计部分课程设计的电路设计部分电路设计部分
☆秒脉冲信号发生器秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。●冲。●分频器分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能扩振荡器通常用555定时器与RC构成的多谐振荡器,经过调整输出1000Hz脉
展电路所需要的信号,选用三片74LS90进行级联,因为每片为110分频器,三片

f级联好获得1Hz标准秒脉冲。其电路图如下:
秒脉冲信号发生器
☆秒、分、时计时器电路设计秒、分计数器为60进制计数器,小时计数器为24进制计数器。实现这两种模数的计数器采用中规模集成计数器74LS90构成。

60进制计数器由74LS90构成的60进制计数器,将一片74LS90设计成10进制加法计数器,
另一片设置6进制加法计数器。两片74LS90按反馈清零法串接而成。秒计数器的十位和个位,输出脉冲除用作自身清零外,同时还作为分计数器的输入脉冲CP1。下图电路即可作为秒计数器,也可作为分计数器。

f60进制计数器

24进制计数器由74LS90构成的二十进制计数器,将一片74LS90设计成4进制加法计数器,
另一片设置2进制加法计数器。即个位计数状态为QdQcQbQa0100十位计数状态为QdQcQbQa0010时,要求计数器归零。通过把个位Qc、十位Qb相与后的信号送到个位、十位计数器的清零端,使计数器清零,从而构成24进制计数器。电路图如下

f24进制计数器
☆译码显示电路译码电路的功能是将秒、分、时计数器的输出代码进行翻译,变成相应的数字。用与驱动LED七段数码管的译码器常用的有74LS48。74LS48是BCD7段译码器驱动器,输出高电平有效,专用于驱动LED七段共阴极显示数码管。若将秒、分、时计数器的每位输出分别送到相应七段译吗管的输入端,便可以进行不同数字的显示。在译码管输出与数码管之间串联电阻R作为限流电阻。
译码显示电路

f☆
校时电路校时电路是数字钟不可缺少的部分,每当数字钟与实际时间不符时,需要根据
标准时间进行校时。K1、K2分别是时校正、分校正开关。不校正时,K1、K2开关是闭和的。当校正时位时,需要把K1开关打开,然后用手拨动K3开关,来回拨动一次,就能使时位增加1,根据需要去拨动开关的次数,校正完毕后把K1开关闭上。校正分位时和校r
好听全球资料 返回顶部