实验8位算术逻辑运算实验
一、实验目的
1、2、掌握简单运算器的数据传送通路组成原理。验证算术逻辑运算功能发生器74LS181的组合功能。
二、实验内容
1、实验原理实验中所用的运算器数据通路如图3-1所示。其中运算器由两片74LS181以并串形成8位字长的ALU构成。运算器的输出经过一个三态门74LS245U33到内部数据总线BUSD0~D7插座BUS1~2中的任一个(跳线器JA3为高阻时为不接通),内部数据总线通过LZD0~LZD7显示灯显示;运算器的两个数据输入端分别由二个锁存器74LS273(U29、U30)锁存,两个锁存器的输入并联后连至内部总线BUS,实验时通过8芯排线连至外部数据总线EXD0~D7插座EXJ1~EXJ3中的任一个;参与运算的数据来自于8位数据开并KD0~KD7,并经过一三态门74LS245(U51)直接连至外部数据总线EXD0~EXD7,通过数据开关输入的数据由LD0~LD7显示。图中算术逻辑运算功能发生器74LS181(U31、U32)的功能控制信号S3、S2、S1、S0、CN、M并行相连后连至6位功能开关,以手动方式用二进制开关S3、S2、S1、S0、CN、M来模拟74LS181(U31、U32)的功能控制信号S3、S2、S1、S0、CN、M;其它电平控制信号LDDR1、LDDR2、ALUB、SWB以手动方式用二进制开关LDDR1、LDDR2、ALUB、SWB来模拟,这几个信号有自动和手动两种方式产生,通过跳线器切换,其中ALUB、SWB为低电平有效,LDDR1、LDDR2为高电平有效。另有信号T4为脉冲信号,在手动方式下进行实验时,只需将跳线器J23上T4与手动脉冲发生开关的输出端SD相连,按动手动脉冲开关,即可获得实验所需的单脉冲。2、实验接线本实验用到4个主要模块:⑴低8位运算器模块,⑵数据输入并显示模块,⑶数据总线显示模块,⑷功能开关模块(借用微地址输入模块)。根据实验原理详细接线如下:1、J20J21J22接上短路片,2、J24,J25,J26接左边;3、J27J28右边;4、J23置右边T4选“SD”5、JA5置“接通”;6、JA6置“手动”;7、JA3置“接通”;8、JA1JA2JA4置“高阻”;9、JA8置上面“微地址”10、EXJ1接BUS311、开关CE、AR置1
1
fU2974LS273347813141718111VCC786543D1D2D3D4D5D6D7D8CLKCLRQ1Q2Q3Q4Q5Q6Q7Q8256912151619
U312232119r