※※※※※
※
※
※
※
※
※
※
级电子信息工程专业2008级电子信息工程专业电子技术课程设计
※※※※※※※
※※※※※
电子技术课程设计报告书电子技术课程设计报告书
课题名称姓学名号
数字时钟的设计王金宇0812201081220124201物理与电信工程系电子信息工程蒋冬初副教授蒋冬初副教授
院、系、部专业
指导教师
20102010年7月1日
f一、设计任务及要求:设计任务及要求:
设计任务:设计任务:
设计一个数字时钟
要
求
1时制式为24小时制。2数码管显示时,分,秒。3具有调时功能。4.应用Multisim仿真软件对电路进行关键元器件参数的选择、主要功能
特性的仿真与电路特性分析。
指导教师签名:2010年月日
二、指导教师评语:指导教师评语:
指导教师签名:2010年月日
三、成绩
验收盖章2010年月日
1
f数字时钟的设计与仿真
1设计目的
(1)熟悉模拟电路的应用与集成电路的引脚排列。(2)掌握常用芯片的逻辑功能及使用方法。(3)熟悉电路仿真软件Multisim使用。(4)了解数字时钟的结构及工作原理。
2设计思路
该设计主要由以下几部分组成秒计数器、分计数器、时计数器、LED六段显示数码管、时间校准电路。数字钟数字显示部分,采用译码与二极管串联电路,将译码器、六段数码管连接起来,组成十进制数码显示电路,即时钟显示。要完成显示需要6个数码管,然后要实现时、分、秒的计时需要60进制计数器和24进制计数器,在在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。60进制可能由10进制和6进制的计数器串联而成,计数器的输出分别经译码器送显示器显示。计时出现误差时可以用校时电路校时、校分。扩展电路必须在主题电路正常运行的情况下才能进行功能扩展。
3数字时钟工作原理框图
时钟显示电路
时十位
时个位
分十位
分个位
秒十位
秒个位
24进制时计数
60进制分计时
60进制秒计时
校时电路图1原理框图
2
f4电路设计
图2六十进制仿真图
41六十进制计数器
“秒”、“分”电路都六十进制,它由一级十进制计数器和一级六进制计器组成,如图2,采用两片74ls160d串接起来构成“秒”“分“计数器
二十四进制仿真电路图图3二十四进制仿真电路图
3
f42二十四进制计数器
如图3计数电路由U14和U13两部分组成。当时个位U13计数为4,U2计数为14时,两片74ls160d复零,从而构成24进制计数。
数字时钟时分图4数字时钟时分秒
43时分秒
如图4时间计数电路由秒个位和秒十位计r