一个注册对话框,在注册文件路径中打开你第三步中复制位置的Lice
se文件,然后点击OK,注册完毕。2、maxplusⅡ软件基本设计流程
注意:实验时必须严格按照上述流程进行,如实验中遇到问题,举手向老师提出,严禁随意乱做!!(二)4位全加器设计一个4位全加器可以由4个1位全加器构成,如图11所示,1位的全加器串行联接可以实现4位的二进制全加器。
4
fEDA实验指导书
图114位全加器电路原理图
1位全加器可以由两个半加器和一个或门构成,如图12所示。
图12全加器电路原理图
1位半加器可以由与、或、非等基本门构成,如图13所示。
图13半加器电路原理图
根据实验原理中,采用层次法设计一个4位全加器。
四、实验步骤1、如图13所示,利用MAXplusⅡ中的图形编辑器设计一半加器,进行编译、仿真,并将其设置成为一元件(可根据需要对元件符号进行调整)。注意:编译之前必须将文件设为当前文件。2、建立一个更高得原理图设计层次,如图12所示,利用前面生成的半加器元件
5
fEDA实验指导书
设计一全加器,进行编译、仿真,并将其设置成为一元件(可根据需要对元件符号进行调整)。3、再建立一个更高得原理图设计层次,如图11所示,利用前面生成的半加器元件设计一全加器,进行编译、仿真。4、选择器件“Assig
”“Device”“MAX7000S”“EPM7128SLC846”,并根据下载板上的标识对管脚进行配置。然后下载,进行硬件测试,检验结果是否正确。五、实验报告要求:详细描述4位全加器的设计过程,给出各层的电路原理图、元件图(原理图)以及对应的仿真波形;给出加法器的延时情况;最后给出硬件测试的流程和结果。思考题:为了提高加法器的速度,如何改进以上设计的进位方式?附录:实验箱部分说明
1、按键K1~K16及指示灯主板左下方有16个按键K1~K16,分两排排放上面配有16个二极管此二极管即可作按键输入指示也可做输出用。按键、发光二极管与下载板上CPLDFPGA的一个IO口通过控制芯片8间接对应相连,上、下按键各为一组,既可作电平输入也可作脉冲输入(均已经过消抖),通过主板右上角跳线来改变。下载板上只标出了对应开关的信号名Ki。当与IO口相对应的开关Ki作为电平脉冲输入使用时,将跳线帽电平脉冲A电平脉冲B插上拔下即可(其中上排A、下排B按键各为一组)。表示按键向该IO口输入一个逻辑量脉冲信号或高低电平。当把K1~K16对应的IO口定义为输出使用时,应把电平脉冲A电平脉冲B处跳线帽拔下,指示r