第七章半导体存储器一、选择题个存储单元。D8192片容量为256×4的RAM。D32
1.一个容量为1K×8的存储器有A8B8KC80002.要构成容量为4K×8的RAM,需要A2B4C8
3.寻址容量为16K×8的RAM需要根地址线。A4B8C14D16E16K4.若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有A8B16C32条。D256。
5.某存储器具有8根地址线和8根双向数据线,则该存储器的容量为A8×3B8K×8C256×8D256×2566采用对称双地址结构寻址的1024×1的存储矩阵有。A10行10列B5行5列C32行32列D1024行1024列7.随机存取存储器具有功能。A读写B无读写C只读D只写
8.欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为。A1B2C3D89.欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为。A4B2C310.只读存储器ROM在运行时具有A读无写B无读写C读写D8功能。D无读无写。
11.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容A全部改变B全部为0C不可预料D保持不变12.随机存取存储器RAM中的内容,当电源断掉后又接通,存储器中的内容。A全部改变B全部为1C不确定D保持不变13.一个容量为512×1的静态RAM具有。A地址线9根,数据线1根B地址线1根,数据线9根C地址线512根,数据线9根D地址线9根,数据线512根14.用若干RAM实现位扩展时,其方法是将相应地并联在一起。A地址线B数据线C片选信号线D读写线
f15.PROM的与陈列(地址译码器)是。A全译码可编程阵列B全译码不可编程阵列C非全译码可编程阵列D非全译码不可编程阵列二、1.2.(3.(4.5.6.7.判断题(正确打√,错误的打×)实际中,常以字数和位数的乘积表示存储容量。()RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。)动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。)用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。(所有的半导体存储器在运行时都具有读和写的功能。()ROM和RAMr