1Camerali
k
11引言
Camerali
k是一个为视觉应用设计的通讯接口,它对NS的Cha
elli
k技术进行了拓展
12约定
文档中“shall”表示强制要求,“ca
”表示可选。
13LVDS技术描述
低压差分信号是一个高速、低功耗、常用的接口标准。又称为ANSITISEIA644。最大传输速率1923Gbps。差分信号能承受±1v的共模噪声。
14Cha
elLi
k
国家半导体(NS)为了解决平板显示问题开发了cha
elli
k技术,基于LVDS物理层。cha
elli
k包含一个发一个收,发送端接收28位的单端信号和一个单端时钟,数据按照71串行化,这样需要4根LVDS数据线和一个LVDS时钟线。接收端接收4个LVDS数据流和一个专用时钟,并转换成28bits数据和一个时钟。示意图如下
f15CameraLi
k的5种配置方式
每种配置支持不同的位宽,方便制造商选择不同的配置来匹配他们的产品。
lite
Supportsupto10bitso
eco
ector
base
Supportsupto24bitso
eco
ector
mediumSupportsupto48bitstwoco
ectors
full
Supportsupto64bitstwoco
ectors
80bit
Supportsupto80bitstwoco
ectors
16技术优势
161较小的连接器和线缆
28bits可以通过5个LVDS对传输,降低了接插件的大小,为更小的相机提供了可能。
162高数据传输速率
Cha
elLi
k家族芯片的最大速率可达238Gbps,符合当前传输速度不断提高的趋势
2相机信号要求
21介绍
主要介绍信号的定义,CameraLi
k线缆提供控制信号、串行通信和视频数据。
22视频数据
图像数据和图像数据使能在cha
elli
k总线上传输。
221CameraLi
kBaseMediumFull
CameraLi
kBaseMediumFull定义了4个使能信号,描述如下FVAL场有效,高期间可以输出行有效,FVAL和第一个有效行前沿没有间隔LVAL行有效,高期间可以输出数据有效,LVAL和第一个像素有效没有间隔DVAL数据有效,高有效Spare剩余,备用
f相机上的每个cha
elli
k芯片都必须提供所有定义的使能信号,相机需保证所有未用到的数据位必须嵌位到一个已知值。图像数据位分布请参考第四、五部分。
222CameraLi
kLite
FVAL场有效,高期间可以输出行有效,FVAL和第一个有效行前沿没有间隔LVAL行有效,高期间可以输出数据有效,LVAL和第一个像素有效没有间隔DVAL数据有效,高有效Spare这种配置下没有分配相机上的每个cha
elli
k芯片都必须提供上述3个使能信号,相机需保证所有未用到的数据位必须嵌位到一个已知值。图像数据位分布请参考第4、5章。
223CameraLi
k80bit
80bit配置模式使用了一些使能信号来传输数据,所有的剩余用来传输数据。使能信号定义如下FVALr