课程设计题目:锁相式数字频率合成器的设计
已知技术参数和设计要求:
1
2
3
4
一、锁相式数字频率合成器设计方框图
低通滤波器
fs
fR
1KHz
PLL
fo
晶体振荡器
分频器1M
2KHz4KHz
相位比较器
压控振荡器
foN
分频器1N
可编程置数
二、锁相式数字频率合成器设计要求
1、要求设计出数字锁相式频率合成器的完整电路。2、晶体振荡器部分要求用数字电路设计可以参考CD4060、74LS04等。3、要求1M分频器分别产生,1KHZ、2KHZ、4KHZ的方波信号,并且通过开关分别选
择其中之一接入锁相环的相位比较器输入端作为fR。
4、要求频率合成器输出的频率范围f0分别为(00009999)×1KHZ、(00009999)
×2KHZ、(00009999)×4KHZ,并且设计出相对应的1N分频器四位。
5、锁相环型号:选择LM4046、或CD4046。石英晶体选择4096MHZ或8192MHZ等,
其他集成电路及元器件根据设计要求自己选择。
6、用Protel99SE或ProtelDXP画出锁相式数字频率合成器的原理方框图、电路图、
仿真波形图(仿真1N分频器和1M分频器输出信号波形)、然后画出PCB图。
7、计算当Fr1KHZ、2KHZ、4KHZ时1M分频器应该是多少分频,锁相式数字频率合成
器输出频率计算:f0?(每个人计算f0?的要求见附录一电子表格)。
8、主要参数测试:包括晶体振荡器输出频率;1M分频器输出频率;1N可编程分频
器的测试;锁相环的扑捉带和同步带测试方法;锁相环压控振荡器的控制特性曲线
测试方法,(以上测试要说明用何种仪器)。做出误差分析。
9、编写出数字锁相式频率合成器的课程设计报告。
1
2
3
4
f工作量:
1、数字锁相式频率合成器的总体设计。2、数字锁相式频率合成器的各部分参数计算和器件选择3、数字锁相式频率合成器的电路原理图设计。4、数字锁相式频率合成器的电路PCB图设计。5、数字锁相式频率合成器的仿真与调试。6、编写课程设计论文与打印装订。(撰写格式见附录二:课程设计说明书(论文)撰
写规范)
工作计划安排:
2010年3月13日3月18日:2010年3月19日3月8日:2010年3月9日3月26日:
2010年3月27日4月7日:2010年4月16日:
课程设计动员、下达任务书、查阅和收集资料。根据课程设计任务书要求,设计和计算电路。学习用Protel99SE或ProtelDXP画出电路的工作原理图、PCB图和元器件清单。对设计电路进行调试、仿真并写出课程设计报告。上交课程设计论文。
同组设计者及分工:每个人独立完成。
2
f指导教师签字:教研室主任意见:
2010年3月16日
教研室主r