第六章时序逻辑电路典型例题分析
第一部分:例题剖析
触发器分析例1在教材图61所示的基本RS触发器电路中,若R、S的波形如图P61(a)和(b),试分别画出对应的Q和Q端的波形。
解:基本RS触发器,当R、S同时为0时,输出端Q、Q均为1,当R0、S1时,输出端Q为0、Q为1,当RS1时,输出保持原态不变,当R1、S0时,输出端Q为1、Q为0,根据给定的输入波形,输出端对应波形分别见答图P61(a)和(b)。需要注意的是,图(a)中,当R、S同时由0(见图中t1)变为1时,输出端的状态分析时不好确定(见图中t2),图中用虚线表示。
例2在教材图623(a)所示的门控RS触发器电路中,若输入S、R和E的波形如图P62(a)和(b),试分别画出对应的输出Q和Q端的波形。
解:门控RS触发器,当E1时,实现基本RS触发器功能,即:R0(R1)、S1(S0),
f输出端Q为1、Q为0;R1(R0)、S0(S1)输出端Q为0、Q为1;当E0时,输出保持原态不变。输出端波形见答图P62。
例3在教材图625所示的D锁存器电路中,若输入D、E的波形如图P63(a)和(b)所示,试分别对应地画出输出Q和Q端的波形。
解:D锁存器,当E1时,实现D锁存器功能,即:Q
1D,当E0时,输出保持原态不变。输出端波形见答图P63。
例4在图P64(a)所示的四个边沿触发器中,若已知CP、A、B的波形如图(b)所示,试对应画出其输出Q端的波形。设触发器的初始状态均为0。
f解:图中各电路为具有异步控制信号的边沿触发器。图(a)为边沿D触发器,CP上升沿触发,Q1
1A,异步控制端SD接信号C(RD0),当C1时,触发器被异步置位,输出Q
11;图(b)为边沿JK触发器,CP上升沿触发,Q2
1AQ2
BQ2
,异步控制端RD接信号C(SD1),当C0时,触发器被异步复位,输出Q
10;图(c)为边沿D触发器,CP下降沿触发,Q3
1A,异步控制端SD接信号C(RD1),当C0时,触发器被异步置位,输出Q
11;图(d)为边沿JK触发器,CP下降沿触发,Q4
1AQ4
BQ4
,异步控制端RD接信号C(SD0),当C1时,触发器被异步复位,输出Q
10。对应输出波形见答图P64所示。
例5边沿触发器电路如图P65(a)所示。试根据图(b)中CP、A的波形,对应画出输出Q1和Q2的波形。
f解:电路是带异步控制信号的触发器电路,当Q21时,Q1
10。Q1是边沿JK触发器,Q1
1Q1
,CP下降沿触发;Q2是边沿D触发器,Q2
1Q1
,A信号的上升沿触发。输r