全球旧事资料 分类
一、填空题(10分每小题1分)
1用EDA技术进行电子系统设计的目标是最终完成
ASIC
的设
计与实现。
2可编程器件分为FPGA和CPLD。
3随着EDA技术的不断完善与成熟,自顶向下的设计方法更多的被应用于VerilogHDL
设计当中。
4目前国际上较大的PLD器件制造公司有Altera和Xili
x
公司。
5完整的条件语句将产生组合电路,不完整的条件语句将产生时序
电路。
6阻塞性赋值符号为

,非阻塞性赋值符号为


二、选择题10分,每小题2分
1大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述
中,正确的是C

A.FPGA全称为复杂可编程逻辑器件;
B.FPGA是基于乘积项结构的可编程逻辑器件;
C.基于SRAM的FPGA器件,在每次上电后必须进行一次配置;
D.在Altera公司生产的器件中,MAX7000系列属FPGA结构。
2基于EDA软件的FPGACPLD设计流程为:原理图HDL文本输入→综合
→___
__→
→适配→编程下载→硬件测试。正确的是
B

①功能仿真②时序仿真③逻辑综合④配置⑤分配管脚
A.③①B.①⑤
C.④⑤
D.④②
3子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行
速度(即速度优化);指出下列哪些方法是面积优化B

①流水线设计②资源共享③逻辑优化④串行化⑤寄存器配平⑥关键路径法
A.①③⑤B.②③④C.②⑤⑥D.①④⑥
4下列标识符中,____A______是不合法的标识符。
A.9moo

B.State0C.Not_Ack_0D.sig
all
5下列语句中,不属于并行语句的是:___D____
fA.过程语句B.assig
语句C.元件例化语句D.case语句
三、EDA名词解释(10分)
写出下列缩写的中文含义:ASIC:FPGA:CPLD:EDA:IP:
四、简答题(10分)
RTL:SOPC:LPM:IEEE:ISP:
1简要说明仿真时阻塞赋值与非阻塞赋值的区别(本题4分)。
2简述有限状态机FSM分为哪两类?有何区别?有限状态机的状态编码风格主要有哪三种?FSM的三段式描述风格中,三段分别描述什么?(本题6分)
五、程序注解(20分每空1分)
moduleAAAaboutputai
put60breg20sumi
tegeriregaalwaysb
begi
sum0fori0i6ii1
fifbi
sumsum1
ifsum2a1
else
a0
e
d
e
dmodule
本程序的逻辑功能是:

四、VerilogHDL语言编程题(1、2小题10分,3小题20分)要求:写清分析设计步骤和注释。
1试用VerilogHDL描述一个带进位输入、输出的8位全加器。端口:A、B为加数,CI为进位输入,S为和,CO为进位输出
2编写一个带异步清零、异步置位r
好听全球资料 返回顶部