全球旧事资料 分类
电子技术课程设计
摘要
数字钟是一个将“时”,“分”,“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时,显示满刻度为23时59分59秒。一个基本的数字钟电路主要由秒信号发生器、“时、分、秒、”计数器、译码器及显示器组成。由于采用纯数字硬件设计制作,与传统的机械表相比,它具有走时准,显示直观,无机械传动装置等特点。本设计中的数字时钟采用数字电路实现对“时”、分”“秒”“、的显示和调整。过采用各种集成数字芯片搭建电路来实现相应的功通能。具体用到了555震荡器,74LS90及与非,异或等门集成芯片等。该电路具有计时和校时的功能。在对整个模块进行分析和画出总体电路图后,各模块进行仿真对并记录仿真所观察到的结果。实验证明该设计电路基本上能够符合设计要求!
关键词
振荡器、
计数器、译码显示器、Multisim2001
1
f电子技术课程设计
目录
第一节第一节系统概述3
11系统设计思路与总体方案3
第二节第二节
单元电路设计与分析4
21振荡器422分频器623计数器624显示器825校时电路9
第三节电路的总体设计与总体设计与调试第三节电路的总体设计与调试10
第四节第四节
设计总结设计总结12
附录13
参考文献17
2
f电子技术课程设计
第一节系统概述
数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。
11系统设计思路与总体方案
数字时钟基本原理的逻辑框图如下所示:
译码器
译码器
译码器
时计数器
分计数器
秒计数r
好听全球资料 返回顶部