课程编号:01200024
北京理工大学20092010学年第一学期
2008级数字电子技术基础期末试题数字电子技术基础电子技术基础期末试题
班级_______学号_______姓名_________成绩________
一、(30分)填空1、根据表T11所示的三种逻辑门的技术参数,境下,原因是
逻辑门输出高电平最小值VOHmi
(V)输出低电平最大值VOLmax(V)输入高电平最小值VIHmi
(V)输入低电平最大值VILmax(V)
最适合工作在高噪声环
。
A24042008表T1-1B35022506C42023208
2、AD转换器将模拟量转换为数字量,一般需要经过个过程。3、一个10位的DA转换器的分辨率是Y0A。
、
、
和
四
4、如图T1-1所示8×2位的PROM实现如下组合电路,画出点阵图。BC
Y1ABCABCABC
图T1-1
5、指出下列存储系统具有多少个存储单元,分别至少需要几根地址线和数据线。(1)256×4(2)1024×16,JK同步触发器和JK边
6、边沿触发器的动作特点是沿触发器的逻辑功能(相同不同)。
第1页共5页
f7、555集成定时器构成的多谐振荡器如图T12所示,试定性画出输出vO和电容C两端电压vC的对应波形。
VCC15V
vO
R1
VCC
CO
CR
R2
TH
TR
D
555
GND
vO
vO
vC
C
vC
图1-2二、(10分)对下列逻辑函数进行化简,方法不限。1、F1A,B,C,DAB)BC)ABBCD(
无关项ACDBCD0
2、F2A,B,CABAABCABCABABC
三、12分)图T3所示电路F1~F6的逻辑函数式是否正确,如果不正确,写出(正确的表达式;若电路图有问题,修改电路图,但不允许改变门电路的原有类型。其中图a(b)c)为CMOS门电路,d)e)f)为TTL门电路。((((
F1ABCD
F2AC
F2AB
C
F4ABCCD
F5A
F61
图T3
第2页共5页
f四、(10分)编码器74LS148和同步二进制计数器74LS161构成的逻辑电路如图T4所示,当输入控制信号A、B、C、D、E、F、G、H分别为低电平,并假定输入时钟信号频率位10KHz时,输出Y端的脉冲频率为多少。(要求写出分析过程)74LS148和74LS161功能表分别如表T41和T42所示。
I0
Y2Y1
CPCTPCTT
I1I2I3
I4I5I6I7
74LS148
D3D2
74LS161
Q3
Q2Q1
Y0
D1
SYSYEX
D0
Q0
CR
LD
CO
图T4表T4-174LS148功能表输入输出
S
1000000000
I0
×1×××××××0
I1
×1××××××01
I2
×1×××××011
I3
×1××××0111
I4
×1×××01111
I5
×1××011111
I6
×1×0111111
I7
×101111111
Y2
1100001111
Y1
1100110011
Y0
1101010101
YS
1011111111
YEX
1100000000
表T4-274LS161计数器r